Intégration 3D des transistors à nanofils de silicium-germanium sur puces CMOS

Les travaux de cette thèse portent sur l’idée de démontrer que la croissance des nanofils entre deux électrodes prédéfinies et plus particulièrement la croissance horizontale à l’intérieur des tranchées d’oxyde peut être utilisée dans l’optique d’une intégration 3D. Cela permettrait donc à terme de...

Full description

Bibliographic Details
Main Author: Merhej, Mouawad
Other Authors: Grenoble Alpes
Language:fr
Published: 2018
Subjects:
620
Online Access:http://www.theses.fr/2018GREAT050
id ndltd-theses.fr-2018GREAT050
record_format oai_dc
spelling ndltd-theses.fr-2018GREAT0502018-11-23T04:57:50Z Intégration 3D des transistors à nanofils de silicium-germanium sur puces CMOS 3D integration transistor silicon-germanium nanowires on CMOS chips Transistors Intégration 3D Nanofils Diélectrophorèse Nanodamscène Transistors 3D integration Nanowires Dielectrophoresis Nanodamscene 620 Les travaux de cette thèse portent sur l’idée de démontrer que la croissance des nanofils entre deux électrodes prédéfinies et plus particulièrement la croissance horizontale à l’intérieur des tranchées d’oxyde peut être utilisée dans l’optique d’une intégration 3D. Cela permettrait donc à terme de pouvoir directement fabriquer les couches actives semi-conductrices d’un transistor MOS dans les niveaux supérieurs d’une puce CMOS tout en respectant le budget thermique, et sans avoir recours à des étapes de collage de puces. Au cours de ce projet de recherche, nous nous sommes intéressés en premier lieu au développement et à l’optimisation du procédé « nanodamascène » mis en place pour guider des nanofils SiGe dans des tranchées d’oxyde directement sur un substrat SiO2/Si. À part de cette technique d’intégration, nous avons aussi utilisé la technique de diélectrophorèse pour orienter et localiser des nanofils dispersés dans une solution liquide entre des électrodes prédéfinies. Les résultats de ces études ont permis en premier lieu de fabriquer des transistors à canaux nanofils sur l’oxyde, avec un objectif final de montrer la possibilité d’établir un transistor dans le BEOL d’une puce CMOS. The work of this thesis deals with the idea of demonstrating that the growth of nanowires between two predefined electrodes and more particularly the horizontal growth inside the oxide trenches can be used in the context of a 3D integration. This would help to directly manufacture the active semiconductor layers of a MOS transistor in the upper levels of a CMOS chip while respecting the thermal budget, and without resorting to chip bonding steps. During this project, we focused on the development and optimization of the "nanodamascene" process implemented to guide SiGe nanowires in oxide trenches directly on SiO2/Si substrate. Apart from this integration technique, we have also used the dielectrophoresis technique to orient and localize nanowires dispersed in a liquid solution between predefined electrodes. The results of these studies made it possible in the first place to manufacture nanowire channel transistors on the oxide, with a goal of which will be to demonstrate the possibility of establishing a transistor in the BEOL of a CMOS chip. Electronic Thesis or Dissertation Text fr http://www.theses.fr/2018GREAT050 Merhej, Mouawad 2018-07-12 Grenoble Alpes Institut interdisciplinaire d’innovation technologique - 3IT (Sherbrooke, Canada) Salem, Bassem Drouin, Dominique
collection NDLTD
language fr
sources NDLTD
topic Transistors
Intégration 3D
Nanofils
Diélectrophorèse
Nanodamscène
Transistors
3D integration
Nanowires
Dielectrophoresis
Nanodamscene
620
spellingShingle Transistors
Intégration 3D
Nanofils
Diélectrophorèse
Nanodamscène
Transistors
3D integration
Nanowires
Dielectrophoresis
Nanodamscene
620
Merhej, Mouawad
Intégration 3D des transistors à nanofils de silicium-germanium sur puces CMOS
description Les travaux de cette thèse portent sur l’idée de démontrer que la croissance des nanofils entre deux électrodes prédéfinies et plus particulièrement la croissance horizontale à l’intérieur des tranchées d’oxyde peut être utilisée dans l’optique d’une intégration 3D. Cela permettrait donc à terme de pouvoir directement fabriquer les couches actives semi-conductrices d’un transistor MOS dans les niveaux supérieurs d’une puce CMOS tout en respectant le budget thermique, et sans avoir recours à des étapes de collage de puces. Au cours de ce projet de recherche, nous nous sommes intéressés en premier lieu au développement et à l’optimisation du procédé « nanodamascène » mis en place pour guider des nanofils SiGe dans des tranchées d’oxyde directement sur un substrat SiO2/Si. À part de cette technique d’intégration, nous avons aussi utilisé la technique de diélectrophorèse pour orienter et localiser des nanofils dispersés dans une solution liquide entre des électrodes prédéfinies. Les résultats de ces études ont permis en premier lieu de fabriquer des transistors à canaux nanofils sur l’oxyde, avec un objectif final de montrer la possibilité d’établir un transistor dans le BEOL d’une puce CMOS. === The work of this thesis deals with the idea of demonstrating that the growth of nanowires between two predefined electrodes and more particularly the horizontal growth inside the oxide trenches can be used in the context of a 3D integration. This would help to directly manufacture the active semiconductor layers of a MOS transistor in the upper levels of a CMOS chip while respecting the thermal budget, and without resorting to chip bonding steps. During this project, we focused on the development and optimization of the "nanodamascene" process implemented to guide SiGe nanowires in oxide trenches directly on SiO2/Si substrate. Apart from this integration technique, we have also used the dielectrophoresis technique to orient and localize nanowires dispersed in a liquid solution between predefined electrodes. The results of these studies made it possible in the first place to manufacture nanowire channel transistors on the oxide, with a goal of which will be to demonstrate the possibility of establishing a transistor in the BEOL of a CMOS chip.
author2 Grenoble Alpes
author_facet Grenoble Alpes
Merhej, Mouawad
author Merhej, Mouawad
author_sort Merhej, Mouawad
title Intégration 3D des transistors à nanofils de silicium-germanium sur puces CMOS
title_short Intégration 3D des transistors à nanofils de silicium-germanium sur puces CMOS
title_full Intégration 3D des transistors à nanofils de silicium-germanium sur puces CMOS
title_fullStr Intégration 3D des transistors à nanofils de silicium-germanium sur puces CMOS
title_full_unstemmed Intégration 3D des transistors à nanofils de silicium-germanium sur puces CMOS
title_sort intégration 3d des transistors à nanofils de silicium-germanium sur puces cmos
publishDate 2018
url http://www.theses.fr/2018GREAT050
work_keys_str_mv AT merhejmouawad integration3ddestransistorsananofilsdesiliciumgermaniumsurpucescmos
AT merhejmouawad 3dintegrationtransistorsilicongermaniumnanowiresoncmoschips
_version_ 1718796958789795840