使用非同步輸入訊號以降低突波和功率之研究
碩士 === 國立清華大學 === 電機工程學系 === 99 === 近年來VLSI設計正邁向SoC的世代,使得降低電路中的功率消耗變成很迫切去達成的目標,因此有許許多多低功率的設計技術不斷被發展出來。低功率的設計主要根據 這個方程式,從降低方程式中的參數以實現降低功率消耗的目的。電路中功率的消耗還存在了突波功率和漏電功率兩方面之消耗,其中又以突波的功率消耗影響是較為顯著。然而本論文將朝向降低突波功率的消耗去設計,以達成降低功率的設計,為了完成此設計我們提出一套設計流程,將原本同步輸入訊號轉變為非同步輸入訊號的技巧。 當在電路設計中如果使用此非同步輸入的技巧後,可以有效去減...
Main Authors: | Tsai, I-Cheng, 蔡易城 |
---|---|
Other Authors: | Chang, Mi-Chang |
Format: | Others |
Language: | en_US |
Published: |
2011
|
Online Access: | http://ndltd.ncl.edu.tw/handle/77069617236818745739 |
Similar Items
-
嵌入式系統之功率監視系統與功率訊號壓縮
by: Yang, Jheng-Ru, et al.
Published: (2012) -
以訊號理論探討新網站之風險降低策略
by: 王詒瑩
Published: (2003) -
降低區塊間高速測試所消耗功率
by: Lin, Chih-Wei, et al.
Published: (2010) -
降低延遲錯誤測試中所消耗的功率
by: Chun-Ru Shih, et al. -
使用格雷碼定址之環狀非同步FIFO設計
by: 郭于聖
Published: (2011)