Estimation à haut-niveau des dégradations temporelles dans les processeurs : méthodologie et mise en oeuvre logicielle

Actuellement, les circuits numériques nécessitent d'être de plus en plus performants. Aussi, les produits doivent être conçus le plus rapidement possible afin de gagner les précieuses parts de marché. Les méthodes rapides de conception et l'utilisation de MPSoC ont permis de satisfaire à c...

Full description

Bibliographic Details
Main Author: Bertolini, Clément
Language:FRE
Published: Université Sciences et Technologies - Bordeaux I 2013
Subjects:
Online Access:http://tel.archives-ouvertes.fr/tel-00952867
http://tel.archives-ouvertes.fr/docs/00/95/28/67/PDF/BERTOLINI_CLEMENT_2013.pdf
id ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-00952867
record_format oai_dc
spelling ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-009528672014-03-01T03:46:39Z http://tel.archives-ouvertes.fr/tel-00952867 2013BOR14968 http://tel.archives-ouvertes.fr/docs/00/95/28/67/PDF/BERTOLINI_CLEMENT_2013.pdf Estimation à haut-niveau des dégradations temporelles dans les processeurs : méthodologie et mise en oeuvre logicielle Bertolini, Clément [PHYS:COND:CM_GEN] Physics/Condensed Matter/Other [PHYS:COND:CM_GEN] Physique/Matière Condensée/Autre Vieillissement Injection de porteurs chauds (HCI) Negative bias temperature instability (NBTI) Marges temporelles MPSoC Simulation fonctionnelle Conception Actuellement, les circuits numériques nécessitent d'être de plus en plus performants. Aussi, les produits doivent être conçus le plus rapidement possible afin de gagner les précieuses parts de marché. Les méthodes rapides de conception et l'utilisation de MPSoC ont permis de satisfaire à ces exigences, mais sans tenir compte précisément de l'impact du vieillissement des circuits sur la conception. Or les MPSoC utilisent les technologies de fabrication les plus récentes et sont de plus en plus soumis aux défaillances matérielles. De nos jours, les principaux mécanismes de défaillance observés dans les transistors des MPSoC sont le HCI et le NBTI. Des marges sont alors ajoutées pour que le circuit soit fonctionnel pendant son utilisation, en considérant le cas le plus défavorable pour chaque mécanisme. Ces marges deviennent de plus en plus importantes et diminuent les performances attendues. C'est pourquoi les futures méthodes de conception nécessitent de tenir compte des dégradations matérielles en fonction de l'utilisation du circuit. Dans cette thèse, nous proposons une méthode originale pour simuler le vieillissement des MPSoC à haut niveau d'abstraction. Cette méthode s'applique lors de la conception du système c.-à-d. entre l'étape de définition des spécifications et la mise en production. Un modèle empirique permet d'estimer les dégradations temporelles en fin de vie d'un circuit. Un exemple d'application est donné pour un processeur embarqué et les résultats pour un ensemble d'applications sont reportés. La solution proposée permet d'explorer différentes configurations d'une architecture MPSoC pour comparer le vieillissement. Aussi, l'application la plus sévère pour le vieillissement peut être identifiée. 2013-12-13 FRE PhD thesis Université Sciences et Technologies - Bordeaux I
collection NDLTD
language FRE
sources NDLTD
topic [PHYS:COND:CM_GEN] Physics/Condensed Matter/Other
[PHYS:COND:CM_GEN] Physique/Matière Condensée/Autre
Vieillissement
Injection de porteurs chauds (HCI)
Negative bias temperature instability (NBTI)
Marges temporelles
MPSoC
Simulation fonctionnelle
Conception
spellingShingle [PHYS:COND:CM_GEN] Physics/Condensed Matter/Other
[PHYS:COND:CM_GEN] Physique/Matière Condensée/Autre
Vieillissement
Injection de porteurs chauds (HCI)
Negative bias temperature instability (NBTI)
Marges temporelles
MPSoC
Simulation fonctionnelle
Conception
Bertolini, Clément
Estimation à haut-niveau des dégradations temporelles dans les processeurs : méthodologie et mise en oeuvre logicielle
description Actuellement, les circuits numériques nécessitent d'être de plus en plus performants. Aussi, les produits doivent être conçus le plus rapidement possible afin de gagner les précieuses parts de marché. Les méthodes rapides de conception et l'utilisation de MPSoC ont permis de satisfaire à ces exigences, mais sans tenir compte précisément de l'impact du vieillissement des circuits sur la conception. Or les MPSoC utilisent les technologies de fabrication les plus récentes et sont de plus en plus soumis aux défaillances matérielles. De nos jours, les principaux mécanismes de défaillance observés dans les transistors des MPSoC sont le HCI et le NBTI. Des marges sont alors ajoutées pour que le circuit soit fonctionnel pendant son utilisation, en considérant le cas le plus défavorable pour chaque mécanisme. Ces marges deviennent de plus en plus importantes et diminuent les performances attendues. C'est pourquoi les futures méthodes de conception nécessitent de tenir compte des dégradations matérielles en fonction de l'utilisation du circuit. Dans cette thèse, nous proposons une méthode originale pour simuler le vieillissement des MPSoC à haut niveau d'abstraction. Cette méthode s'applique lors de la conception du système c.-à-d. entre l'étape de définition des spécifications et la mise en production. Un modèle empirique permet d'estimer les dégradations temporelles en fin de vie d'un circuit. Un exemple d'application est donné pour un processeur embarqué et les résultats pour un ensemble d'applications sont reportés. La solution proposée permet d'explorer différentes configurations d'une architecture MPSoC pour comparer le vieillissement. Aussi, l'application la plus sévère pour le vieillissement peut être identifiée.
author Bertolini, Clément
author_facet Bertolini, Clément
author_sort Bertolini, Clément
title Estimation à haut-niveau des dégradations temporelles dans les processeurs : méthodologie et mise en oeuvre logicielle
title_short Estimation à haut-niveau des dégradations temporelles dans les processeurs : méthodologie et mise en oeuvre logicielle
title_full Estimation à haut-niveau des dégradations temporelles dans les processeurs : méthodologie et mise en oeuvre logicielle
title_fullStr Estimation à haut-niveau des dégradations temporelles dans les processeurs : méthodologie et mise en oeuvre logicielle
title_full_unstemmed Estimation à haut-niveau des dégradations temporelles dans les processeurs : méthodologie et mise en oeuvre logicielle
title_sort estimation à haut-niveau des dégradations temporelles dans les processeurs : méthodologie et mise en oeuvre logicielle
publisher Université Sciences et Technologies - Bordeaux I
publishDate 2013
url http://tel.archives-ouvertes.fr/tel-00952867
http://tel.archives-ouvertes.fr/docs/00/95/28/67/PDF/BERTOLINI_CLEMENT_2013.pdf
work_keys_str_mv AT bertoliniclement estimationahautniveaudesdegradationstemporellesdanslesprocesseursmethodologieetmiseenoeuvrelogicielle
_version_ 1716648839701594112