Fault tolerance through self-configuration in the future nanoscale multiprocessors

Cette thèse est une contribution au niveau architectural à l'amélioration de la tolérance aux fautes dans les puces multi-coeurs massivement défectueuses fabriquées à partir de transistors nanométriques. L'idée principale de ce travail est qu'une puce devrait être organisée en une arc...

Full description

Bibliographic Details
Main Author: Zajac, Piotr
Language:fra
Published: INSA de Toulouse 2008
Subjects:
Online Access:http://tel.archives-ouvertes.fr/tel-00340508
http://tel.archives-ouvertes.fr/docs/00/34/05/08/PDF/Zajac.PhDThesis.pdf
id ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-00340508
record_format oai_dc
spelling ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-003405082014-10-14T03:36:16Z http://tel.archives-ouvertes.fr/tel-00340508 http://tel.archives-ouvertes.fr/docs/00/34/05/08/PDF/Zajac.PhDThesis.pdf Fault tolerance through self-configuration in the future nanoscale multiprocessors Zajac, Piotr [INFO:INFO_NI] Computer Science/Networking and Internet Architecture [INFO:INFO_NI] Informatique/Réseaux et télécommunications Nanotechnologies Multi-coeur Tolérance aux fautes Auto-configuration Sûreté de fonctionnement Multiprocesseur sur puce Cette thèse est une contribution au niveau architectural à l'amélioration de la tolérance aux fautes dans les puces multi-coeurs massivement défectueuses fabriquées à partir de transistors nanométriques. L'idée principale de ce travail est qu'une puce devrait être organisée en une architecture réplicative et devenir aussi autonome que possible pour augmenter sa résilience contre les défauts permanents et les erreurs transitoires apparaissant en opération. C'est pourquoi nous introduisons une nouvelle méthodologie d'autoconfiguration de la puce qui permet de détecter et isoler les coeurs défectueux, de désactiver les coeurs isolés, de configurer les communications et de diriger l'allocation et l'exécution des tâches. L'efficacité des méthodes est étudiée en fonction de la fraction de coeurs ou d'interconnections défectueux et du taux d'erreurs transitoires. 2008-06-30 fra PhD thesis INSA de Toulouse
collection NDLTD
language fra
sources NDLTD
topic [INFO:INFO_NI] Computer Science/Networking and Internet Architecture
[INFO:INFO_NI] Informatique/Réseaux et télécommunications
Nanotechnologies
Multi-coeur
Tolérance aux fautes
Auto-configuration
Sûreté de fonctionnement
Multiprocesseur sur puce
spellingShingle [INFO:INFO_NI] Computer Science/Networking and Internet Architecture
[INFO:INFO_NI] Informatique/Réseaux et télécommunications
Nanotechnologies
Multi-coeur
Tolérance aux fautes
Auto-configuration
Sûreté de fonctionnement
Multiprocesseur sur puce
Zajac, Piotr
Fault tolerance through self-configuration in the future nanoscale multiprocessors
description Cette thèse est une contribution au niveau architectural à l'amélioration de la tolérance aux fautes dans les puces multi-coeurs massivement défectueuses fabriquées à partir de transistors nanométriques. L'idée principale de ce travail est qu'une puce devrait être organisée en une architecture réplicative et devenir aussi autonome que possible pour augmenter sa résilience contre les défauts permanents et les erreurs transitoires apparaissant en opération. C'est pourquoi nous introduisons une nouvelle méthodologie d'autoconfiguration de la puce qui permet de détecter et isoler les coeurs défectueux, de désactiver les coeurs isolés, de configurer les communications et de diriger l'allocation et l'exécution des tâches. L'efficacité des méthodes est étudiée en fonction de la fraction de coeurs ou d'interconnections défectueux et du taux d'erreurs transitoires.
author Zajac, Piotr
author_facet Zajac, Piotr
author_sort Zajac, Piotr
title Fault tolerance through self-configuration in the future nanoscale multiprocessors
title_short Fault tolerance through self-configuration in the future nanoscale multiprocessors
title_full Fault tolerance through self-configuration in the future nanoscale multiprocessors
title_fullStr Fault tolerance through self-configuration in the future nanoscale multiprocessors
title_full_unstemmed Fault tolerance through self-configuration in the future nanoscale multiprocessors
title_sort fault tolerance through self-configuration in the future nanoscale multiprocessors
publisher INSA de Toulouse
publishDate 2008
url http://tel.archives-ouvertes.fr/tel-00340508
http://tel.archives-ouvertes.fr/docs/00/34/05/08/PDF/Zajac.PhDThesis.pdf
work_keys_str_mv AT zajacpiotr faulttolerancethroughselfconfigurationinthefuturenanoscalemultiprocessors
_version_ 1716717189024710656