Analyse de défaillances de circuits VLSI par testeur à faisceau d'électrons

Cette thèse concerne l'analyse de défaillances de circuits VLSI et plus particulièrement la localisation automatique de défauts sur des circuits a structure non connue a l'aide d'un testeur par faisceau d'électrons. La première partie décrit le problème du point de vue de l'...

Full description

Bibliographic Details
Main Author: Savart, Denis
Language:FRE
Published: 1990
Subjects:
Online Access:http://tel.archives-ouvertes.fr/tel-00337865
http://tel.archives-ouvertes.fr/docs/00/33/78/65/PDF/Savart.Denis_1990_these.pdf
id ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-00337865
record_format oai_dc
spelling ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-003378652013-01-07T18:29:40Z http://tel.archives-ouvertes.fr/tel-00337865 http://tel.archives-ouvertes.fr/docs/00/33/78/65/PDF/Savart.Denis_1990_these.pdf Analyse de défaillances de circuits VLSI par testeur à faisceau d'électrons Savart, Denis [INFO:INFO_MO] Computer Science/Modeling and Simulation analyse de défaillances circuits intégrés test sans contact test par faisceaux d'électrons traitement d'images Cette thèse concerne l'analyse de défaillances de circuits VLSI et plus particulièrement la localisation automatique de défauts sur des circuits a structure non connue a l'aide d'un testeur par faisceau d'électrons. La première partie décrit le problème du point de vue de l'analyste et conclut sur la nécessité de l'emploi des techniques de test sans contact et plus particulièrement du testeur par faisceau d'électrons. La seconde partie décrit la methode employée pour localiser une défaillance au sein d'un circuit intégré, fondée sur la comparaison de l'image en contraste de potentiel du circuit défaillant avec l'image d'un circuit identique réputé bon. Les problèmes lies a l'automatisation complète de la phase de comparaison sont ensuite détaillés et des solutions sont apportées. Les algorithmes de traitement des images sont décrits en détail; certains ayant été spécialement développés pour la nature spécifique des images de circuits intégrés (binarisation et corrélation par recherche des coins). La troisième partie décrit les deux phases expérimentales effectuées sur deux équipements différents et permet de montrer la faisabilité de la methode de comparaison et surtout la fiabilité du processus automatique. La dernière partie conclut par la nécessité de développer les applications informatisées autour de l'outil testeur par faisceau d'électrons 1990-06-27 FRE PhD thesis
collection NDLTD
language FRE
sources NDLTD
topic [INFO:INFO_MO] Computer Science/Modeling and Simulation
analyse de défaillances
circuits intégrés
test sans contact
test par faisceaux d'électrons
traitement d'images
spellingShingle [INFO:INFO_MO] Computer Science/Modeling and Simulation
analyse de défaillances
circuits intégrés
test sans contact
test par faisceaux d'électrons
traitement d'images
Savart, Denis
Analyse de défaillances de circuits VLSI par testeur à faisceau d'électrons
description Cette thèse concerne l'analyse de défaillances de circuits VLSI et plus particulièrement la localisation automatique de défauts sur des circuits a structure non connue a l'aide d'un testeur par faisceau d'électrons. La première partie décrit le problème du point de vue de l'analyste et conclut sur la nécessité de l'emploi des techniques de test sans contact et plus particulièrement du testeur par faisceau d'électrons. La seconde partie décrit la methode employée pour localiser une défaillance au sein d'un circuit intégré, fondée sur la comparaison de l'image en contraste de potentiel du circuit défaillant avec l'image d'un circuit identique réputé bon. Les problèmes lies a l'automatisation complète de la phase de comparaison sont ensuite détaillés et des solutions sont apportées. Les algorithmes de traitement des images sont décrits en détail; certains ayant été spécialement développés pour la nature spécifique des images de circuits intégrés (binarisation et corrélation par recherche des coins). La troisième partie décrit les deux phases expérimentales effectuées sur deux équipements différents et permet de montrer la faisabilité de la methode de comparaison et surtout la fiabilité du processus automatique. La dernière partie conclut par la nécessité de développer les applications informatisées autour de l'outil testeur par faisceau d'électrons
author Savart, Denis
author_facet Savart, Denis
author_sort Savart, Denis
title Analyse de défaillances de circuits VLSI par testeur à faisceau d'électrons
title_short Analyse de défaillances de circuits VLSI par testeur à faisceau d'électrons
title_full Analyse de défaillances de circuits VLSI par testeur à faisceau d'électrons
title_fullStr Analyse de défaillances de circuits VLSI par testeur à faisceau d'électrons
title_full_unstemmed Analyse de défaillances de circuits VLSI par testeur à faisceau d'électrons
title_sort analyse de défaillances de circuits vlsi par testeur à faisceau d'électrons
publishDate 1990
url http://tel.archives-ouvertes.fr/tel-00337865
http://tel.archives-ouvertes.fr/docs/00/33/78/65/PDF/Savart.Denis_1990_these.pdf
work_keys_str_mv AT savartdenis analysededefaillancesdecircuitsvlsipartesteurafaisceaudelectrons
_version_ 1716453087173935104