Plateforme CAO pour le test de circuits mixtes

La complexité croissante des puces microélectroniques pose de très importants problèmes de test, avec des coûts en forte augmentation dus principalement à l'utilisation d'équipements de test très sophistiqués et à des temps de test trop long. Ceci est particulièrement vrai dans le cas des...

Full description

Bibliographic Details
Main Author: Bounceur, A.
Language:FRE
Published: 2007
Subjects:
Online Access:http://tel.archives-ouvertes.fr/tel-00163839
http://tel.archives-ouvertes.fr/docs/00/16/38/39/PDF/pct_255.pdf
id ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-00163839
record_format oai_dc
spelling ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-001638392013-01-07T18:44:50Z http://tel.archives-ouvertes.fr/tel-00163839 http://tel.archives-ouvertes.fr/docs/00/16/38/39/PDF/pct_255.pdf Plateforme CAO pour le test de circuits mixtes Bounceur, A. [SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics Test analogique outils CAT simulation de fautes analogique évaluation de test <br />déviations paramétriques multiples vecteurs de test multi-fréquences modélisation statistique La complexité croissante des puces microélectroniques pose de très importants problèmes de test, avec des coûts en forte augmentation dus principalement à l'utilisation d'équipements de test très sophistiqués et à des temps de test trop long. Ceci est particulièrement vrai dans le cas des puces mixtes, intégrant simultanément des parties numériques ainsi que des parties analogiques, mixtes ou RF. De nombreuses recherches sont en cours dans le domaine du test de circuits mixtes. Ces recherches concernent des techniques permettant l'optimisation du test lors de la production ou lors de l'utilisation des puces dans leur application finale (test en ligne ou hors ligne). Certaines de ces techniques permettent d'ajouter des circuits additionnels dans la puce pour faciliter le test (conception en vue du test) et même réaliser un auto-test. Cependant, elles doivent être évaluées lors de la conception afin d'estimer la qualité des tests proposés et évaluer les avantages économiques obtenus. Ceci nécessite l'utilisation d'outils de CAO orientés au test (CAT) qui se font rares et généralement non commercialisés en raison de leur nature académique, ce qui limite leur application, ainsi, leur utilisation. Dans le cadre de cette thèse, nous avons développé une plateforme de CAT permettant de valider les techniques de test analogique, incluant des outils de modélisation, d'injection et de simulation de fautes ainsi que des outils de génération et d'optimisation de vecteurs de test analogiques. Une nouvelle méthode statistique a été proposée afin d'évaluer la qualité d'une technique de test lors de la phase design. Cette technique permet de fixer les limites des critères de test considérés. Ensuite, les différentes métriques de test (telles que la Couverture de fautes, le Taux de défauts ou la Perte de Rendement) sont évaluées sous la présence de fautes paramétriques ou catastrophiques. Des tests spécifiques à la détection de fautes peuvent être ajoutés pour augmenter la Couverture de fautes. Cette plateforme de CAT est intégrée dans l'environnement de conception microélectronique Cadence. 2007-04-13 FRE PhD thesis
collection NDLTD
language FRE
sources NDLTD
topic [SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics
Test analogique
outils CAT
simulation de fautes analogique
évaluation de test
<br />déviations paramétriques multiples
vecteurs de test multi-fréquences
modélisation statistique
spellingShingle [SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics
Test analogique
outils CAT
simulation de fautes analogique
évaluation de test
<br />déviations paramétriques multiples
vecteurs de test multi-fréquences
modélisation statistique
Bounceur, A.
Plateforme CAO pour le test de circuits mixtes
description La complexité croissante des puces microélectroniques pose de très importants problèmes de test, avec des coûts en forte augmentation dus principalement à l'utilisation d'équipements de test très sophistiqués et à des temps de test trop long. Ceci est particulièrement vrai dans le cas des puces mixtes, intégrant simultanément des parties numériques ainsi que des parties analogiques, mixtes ou RF. De nombreuses recherches sont en cours dans le domaine du test de circuits mixtes. Ces recherches concernent des techniques permettant l'optimisation du test lors de la production ou lors de l'utilisation des puces dans leur application finale (test en ligne ou hors ligne). Certaines de ces techniques permettent d'ajouter des circuits additionnels dans la puce pour faciliter le test (conception en vue du test) et même réaliser un auto-test. Cependant, elles doivent être évaluées lors de la conception afin d'estimer la qualité des tests proposés et évaluer les avantages économiques obtenus. Ceci nécessite l'utilisation d'outils de CAO orientés au test (CAT) qui se font rares et généralement non commercialisés en raison de leur nature académique, ce qui limite leur application, ainsi, leur utilisation. Dans le cadre de cette thèse, nous avons développé une plateforme de CAT permettant de valider les techniques de test analogique, incluant des outils de modélisation, d'injection et de simulation de fautes ainsi que des outils de génération et d'optimisation de vecteurs de test analogiques. Une nouvelle méthode statistique a été proposée afin d'évaluer la qualité d'une technique de test lors de la phase design. Cette technique permet de fixer les limites des critères de test considérés. Ensuite, les différentes métriques de test (telles que la Couverture de fautes, le Taux de défauts ou la Perte de Rendement) sont évaluées sous la présence de fautes paramétriques ou catastrophiques. Des tests spécifiques à la détection de fautes peuvent être ajoutés pour augmenter la Couverture de fautes. Cette plateforme de CAT est intégrée dans l'environnement de conception microélectronique Cadence.
author Bounceur, A.
author_facet Bounceur, A.
author_sort Bounceur, A.
title Plateforme CAO pour le test de circuits mixtes
title_short Plateforme CAO pour le test de circuits mixtes
title_full Plateforme CAO pour le test de circuits mixtes
title_fullStr Plateforme CAO pour le test de circuits mixtes
title_full_unstemmed Plateforme CAO pour le test de circuits mixtes
title_sort plateforme cao pour le test de circuits mixtes
publishDate 2007
url http://tel.archives-ouvertes.fr/tel-00163839
http://tel.archives-ouvertes.fr/docs/00/16/38/39/PDF/pct_255.pdf
work_keys_str_mv AT bounceura plateformecaopourletestdecircuitsmixtes
_version_ 1716454574213038080