Conception et test de systèmes CMOS fiables et tolérants aux pannes

Cette thèse propose des nouvelles méthodes de conception et de test des systèmes CMOS intégrés, permettant d'augmenter la fiabilité et la tolérance aux pannes en technologies submicroniques profonds, et répondre à l'augmentation des défauts non-décelables au test de fabrication et à la sen...

Full description

Bibliographic Details
Main Author: Calin, T.
Language:FRE
Published: 1999
Subjects:
Online Access:http://tel.archives-ouvertes.fr/tel-00163765
http://tel.archives-ouvertes.fr/docs/00/16/37/65/PDF/cts_110.pdf
id ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-00163765
record_format oai_dc
spelling ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-001637652013-01-07T18:44:55Z http://tel.archives-ouvertes.fr/tel-00163765 http://tel.archives-ouvertes.fr/docs/00/16/37/65/PDF/cts_110.pdf Conception et test de systèmes CMOS fiables et tolérants aux pannes Calin, T. [SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics test des systèmes CMOS intégrés Cette thèse propose des nouvelles méthodes de conception et de test des systèmes CMOS intégrés, permettant d'augmenter la fiabilité et la tolérance aux pannes en technologies submicroniques profonds, et répondre à l'augmentation des défauts non-décelables au test de fabrication et à la sensibilité accrue aux aléas dus aux rayons cosmiques. Pour améliorer la détection de fautes dans les circuits CMOS complexes, des capteurs de courant intégrés à haute vitesse et sensibilité fonctionnant sous faible tension d'alimentation sont proposés. Les algorithmes de mesure de courants IDDQ, développés parallèlement, sont analysés et optimisés en synergie avec des techniques de conception à faible consommation. L'utilisation de capteurs de courant a été étendue à un test en-ligne qui permet de détecter les fautes permanentes dans les applications critiques, et de corriger les erreurs dans les mémoires SRAM par codage de parité. Cette approche a été validée par des tests sous rayonnement sur des circuits prototypes. Une stratégie de conception de circuits CMOS immunes aux aléas indépendante de la technologie utilisée a été ensuite développée, basée sur des techniques de redondance locale. Sa validation expérimentale par des tests sous rayonnement a été effectuée sur des circuits prototypes réalisés en technologies CMOS commerciales de 1,2 , 0,8 et 0,25 microns. L'analyse des techniques de durcissement implantées a été faite à l'aide de méthodes de test intégré et en utilisant des équipements laser aux impulsions. Des mécanismes d'erreurs et une sensibilité aux aléas liés à la topologie ont été mis en évidence et caractérisés. En réponse, on a élaboré des règles de conception spécifiques, conduisant à un durcissement topologique aux aléas. Une bibliothèque de cellules séquentielles durcies a été développée, en vue de son utilisation dans un modem ASIC dédié à un satellite expérimental qui sera mis en orbite en 2001. 1999-11-08 FRE PhD thesis
collection NDLTD
language FRE
sources NDLTD
topic [SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics
test des systèmes CMOS intégrés
spellingShingle [SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics
test des systèmes CMOS intégrés
Calin, T.
Conception et test de systèmes CMOS fiables et tolérants aux pannes
description Cette thèse propose des nouvelles méthodes de conception et de test des systèmes CMOS intégrés, permettant d'augmenter la fiabilité et la tolérance aux pannes en technologies submicroniques profonds, et répondre à l'augmentation des défauts non-décelables au test de fabrication et à la sensibilité accrue aux aléas dus aux rayons cosmiques. Pour améliorer la détection de fautes dans les circuits CMOS complexes, des capteurs de courant intégrés à haute vitesse et sensibilité fonctionnant sous faible tension d'alimentation sont proposés. Les algorithmes de mesure de courants IDDQ, développés parallèlement, sont analysés et optimisés en synergie avec des techniques de conception à faible consommation. L'utilisation de capteurs de courant a été étendue à un test en-ligne qui permet de détecter les fautes permanentes dans les applications critiques, et de corriger les erreurs dans les mémoires SRAM par codage de parité. Cette approche a été validée par des tests sous rayonnement sur des circuits prototypes. Une stratégie de conception de circuits CMOS immunes aux aléas indépendante de la technologie utilisée a été ensuite développée, basée sur des techniques de redondance locale. Sa validation expérimentale par des tests sous rayonnement a été effectuée sur des circuits prototypes réalisés en technologies CMOS commerciales de 1,2 , 0,8 et 0,25 microns. L'analyse des techniques de durcissement implantées a été faite à l'aide de méthodes de test intégré et en utilisant des équipements laser aux impulsions. Des mécanismes d'erreurs et une sensibilité aux aléas liés à la topologie ont été mis en évidence et caractérisés. En réponse, on a élaboré des règles de conception spécifiques, conduisant à un durcissement topologique aux aléas. Une bibliothèque de cellules séquentielles durcies a été développée, en vue de son utilisation dans un modem ASIC dédié à un satellite expérimental qui sera mis en orbite en 2001.
author Calin, T.
author_facet Calin, T.
author_sort Calin, T.
title Conception et test de systèmes CMOS fiables et tolérants aux pannes
title_short Conception et test de systèmes CMOS fiables et tolérants aux pannes
title_full Conception et test de systèmes CMOS fiables et tolérants aux pannes
title_fullStr Conception et test de systèmes CMOS fiables et tolérants aux pannes
title_full_unstemmed Conception et test de systèmes CMOS fiables et tolérants aux pannes
title_sort conception et test de systèmes cmos fiables et tolérants aux pannes
publishDate 1999
url http://tel.archives-ouvertes.fr/tel-00163765
http://tel.archives-ouvertes.fr/docs/00/16/37/65/PDF/cts_110.pdf
work_keys_str_mv AT calint conceptionettestdesystemescmosfiablesettolerantsauxpannes
_version_ 1716454572181946368