Modelagem de Defeitos em Circuitos Integrados na Perspectiva do Leiaute

<span>O aumento da densidade de transistores em circuitos integrados (CIs), em virtude dos avanços da tecnologia de fabricação, tornaram os procedimentos de testes de CIs mais complexos ao passo que quanto maior a densidade, menor é o espaçamento entre os componentes e suas conexões, aumentand...

Full description

Bibliographic Details
Main Authors: Larissa de Melo Soares, Cleonilson Protásio de Souza
Format: Article
Language:Portuguese
Published: Editora IFPB 2016-12-01
Series:Revista Principia
Subjects:
Online Access:http://periodicos.ifpb.edu.br/index.php/principia/article/view/1060
id doaj-e4a96ddd214d43bbb899969c3a8f05e3
record_format Article
spelling doaj-e4a96ddd214d43bbb899969c3a8f05e32020-11-25T02:46:55ZporEditora IFPBRevista Principia1517-03062447-91872016-12-01132657510.18265/1517-03062015v1n32p65-75468Modelagem de Defeitos em Circuitos Integrados na Perspectiva do LeiauteLarissa de Melo SoaresCleonilson Protásio de Souza<span>O aumento da densidade de transistores em circuitos integrados (CIs), em virtude dos avanços da tecnologia de fabricação, tornaram os procedimentos de testes de CIs mais complexos ao passo que quanto maior a densidade, menor é o espaçamento entre os componentes e suas conexões, aumentando a probabilidade de haver falhas entre os componentes na presença de defeitos físicos. Em virtude da redução no espaçamento, os modelos de falhas clássicos, que representam defeitos físicos em circuitos integrados, já não satisfazem os requisitos atuais para testes. Por isso, atualmente tem-se estudado modelos de falhas que sejam baseados no próprio leiaute do CI e não mais somente em seu diagrama em nível lógico ou em nível de transistores. Tais modelos visam analisar o leiaute como um todo e verificar os pontos mais prováveis de acontecer uma falha em consequência de um possível defeito físico. Neste trabalho é feito um estudo dos modelos de falhas clássicos e os modelos baseados na perspectiva do leiaute, e são explanados os conceitos de tipos de falhas, defeitos e elementos parasitas. </span>http://periodicos.ifpb.edu.br/index.php/principia/article/view/1060Testes de circuitos integradosModelos de falhas clássicosModelos de falhas na perspectiva do leiaute.
collection DOAJ
language Portuguese
format Article
sources DOAJ
author Larissa de Melo Soares
Cleonilson Protásio de Souza
spellingShingle Larissa de Melo Soares
Cleonilson Protásio de Souza
Modelagem de Defeitos em Circuitos Integrados na Perspectiva do Leiaute
Revista Principia
Testes de circuitos integrados
Modelos de falhas clássicos
Modelos de falhas na perspectiva do leiaute.
author_facet Larissa de Melo Soares
Cleonilson Protásio de Souza
author_sort Larissa de Melo Soares
title Modelagem de Defeitos em Circuitos Integrados na Perspectiva do Leiaute
title_short Modelagem de Defeitos em Circuitos Integrados na Perspectiva do Leiaute
title_full Modelagem de Defeitos em Circuitos Integrados na Perspectiva do Leiaute
title_fullStr Modelagem de Defeitos em Circuitos Integrados na Perspectiva do Leiaute
title_full_unstemmed Modelagem de Defeitos em Circuitos Integrados na Perspectiva do Leiaute
title_sort modelagem de defeitos em circuitos integrados na perspectiva do leiaute
publisher Editora IFPB
series Revista Principia
issn 1517-0306
2447-9187
publishDate 2016-12-01
description <span>O aumento da densidade de transistores em circuitos integrados (CIs), em virtude dos avanços da tecnologia de fabricação, tornaram os procedimentos de testes de CIs mais complexos ao passo que quanto maior a densidade, menor é o espaçamento entre os componentes e suas conexões, aumentando a probabilidade de haver falhas entre os componentes na presença de defeitos físicos. Em virtude da redução no espaçamento, os modelos de falhas clássicos, que representam defeitos físicos em circuitos integrados, já não satisfazem os requisitos atuais para testes. Por isso, atualmente tem-se estudado modelos de falhas que sejam baseados no próprio leiaute do CI e não mais somente em seu diagrama em nível lógico ou em nível de transistores. Tais modelos visam analisar o leiaute como um todo e verificar os pontos mais prováveis de acontecer uma falha em consequência de um possível defeito físico. Neste trabalho é feito um estudo dos modelos de falhas clássicos e os modelos baseados na perspectiva do leiaute, e são explanados os conceitos de tipos de falhas, defeitos e elementos parasitas. </span>
topic Testes de circuitos integrados
Modelos de falhas clássicos
Modelos de falhas na perspectiva do leiaute.
url http://periodicos.ifpb.edu.br/index.php/principia/article/view/1060
work_keys_str_mv AT larissademelosoares modelagemdedefeitosemcircuitosintegradosnaperspectivadoleiaute
AT cleonilsonprotasiodesouza modelagemdedefeitosemcircuitosintegradosnaperspectivadoleiaute
_version_ 1724755824010592256