Conception d'un ADC de résolution 8 bits basse consommation et 2 GHz de fréquence d'échantillonnage en technologie CMOS 180 nm
Après un rappel du contexte dans lequel ce travail de recherche a été conduit, le 1er chapitre présente les caractéristiques communes aux convertisseurs analogiques numériques (ADC) avec leurs figures de mérites. Un état de l’art exhaustif sur les ADC réalisés et plus particulièrement avec le nœud t...
Main Author: | Puech, Gabriel |
---|---|
Other Authors: | Clermont Auvergne |
Language: | fr |
Published: |
2017
|
Subjects: | |
Online Access: | http://www.theses.fr/2017CLFAC094/document |
Similar Items
-
Design and characterization of an 8gsps flash analog-to-digital converter for radio astronomy and cosmology applications
by: Rossoni Mattos, Diego
Published: (2012) -
Integrated-Circuit Enabled Adaptive Metasurface Absorber With Independent Tuning of Orthogonal Polarization Planes
by: Kypros M. Kossifos, et al.
Published: (2020-01-01) -
A novel 10-bit hybrid ADC using flash and delay line architectures
by: Dutt, Samir
Published: (2011) -
Design Of A 65 Nm Cmos Comparator With Hysteresis
by: Aleksandr Vasjanov, et al.
Published: (2014-05-01) -
10-bit C2C DAC Design in 65nm CMOS Technology
by: Kommareddy, Jeevani
Published: (2019)