SIMD-aware word length optimization for floating-point to fixed-point conversion targeting embedded processors
Afin de limiter leur coût et/ou leur consommation électrique, certains processeurs embarqués sacrifient le support matériel de l'arithmétique à virgule flottante. Pourtant, pour des raisons de simplicité, les applications sont généralement spécifiées en utilisant l'arithmétique à virgule f...
Main Author: | El Moussawi, Ali Hassan |
---|---|
Other Authors: | Rennes 1 |
Language: | en |
Published: |
2016
|
Subjects: | |
Online Access: | http://www.theses.fr/2016REN1S150/document |
Similar Items
-
Custom floating-point arithmetic for integer processors : algorithms, implementation, and selection
by: Jourdan, Jingyan
Published: (2012) -
Methods to evaluate accuracy-energy trade-off in operator-level approximate computing
by: Barrois, Benjamin
Published: (2017) -
Implementation of binary floating-point arithmetic on embedded integer processors - Polynomial evaluation-based algorithms and certified code generation
by: Revy, Guillaume
Published: (2009) -
Implémentation optimale de filtres linéaires en arithmétique virgule fixe
by: Lopez, Benoit
Published: (2014) -
Simulation temps-réel embarquée de systèmes électriques au moyen de FPGA
by: Dagbagi, Mohamed
Published: (2015)