Design of SRAM for CMOS 32nm
De plus en plus d'applications spécifiques embarquées exigent de larges blocs de mémoires statiques SRAM. En particulier il y a un besoin de mémoires inconditionnellement actives pour lesquelles la consommation d'énergie est un paramètre clé. Par exemple les réseaux sans fil hétérogènes so...
Main Author: | Hamouche, Lahcen |
---|---|
Other Authors: | Lyon, INSA |
Language: | en |
Published: |
2011
|
Subjects: | |
Online Access: | http://www.theses.fr/2011ISAL0013/document |
Similar Items
-
Design of SRAM for CMOS 32nm
by: Hamouche, Lahcen
Published: (2011) -
Conception d’une mémoire SRAM en tension sous le seuil pour des applications biomédicales et les nœuds de capteurs sans fils en technologies CMOS avancées
by: Feki, Anis
Published: (2015) -
Méthodes de corrections avancées des effets de proximité en lithographie électronique à écriture directe : Application aux technologies sub-32nm
by: Martin, Luc
Published: (2011) -
Design and Analysis of Low-power SRAMs
by: Sharifkhani, Mohammad
Published: (2007) -
Design and Analysis of Low-power SRAMs
by: Sharifkhani, Mohammad
Published: (2007)