Etude de dispositifs à film mince pour les technologies sub-22nm basse consommation

Depuis plus d'un demi-siècle, le monde de la microélectronique est rythmé par une course à la miniaturisation de son élément central, le transistor MOS, dans le but d'améliorer la densité d'intégration, les performances et le coût des circuits électroniques intégrés. Depuis plusieurs...

Full description

Bibliographic Details
Main Author: Huguenin, Jean-Luc
Other Authors: Grenoble
Language:fr
Published: 2011
Subjects:
Online Access:http://www.theses.fr/2011GRENT073/document
id ndltd-theses.fr-2011GRENT073
record_format oai_dc
spelling ndltd-theses.fr-2011GRENT0732018-06-22T04:55:47Z Etude de dispositifs à film mince pour les technologies sub-22nm basse consommation Study of thin-film devices for low-power sub-22nm technologies Film mince CMOS Basse consommation Grille enrobante UTBB Thin-film CMOS Low power Gate-All-Around UTBB Depuis plus d'un demi-siècle, le monde de la microélectronique est rythmé par une course à la miniaturisation de son élément central, le transistor MOS, dans le but d'améliorer la densité d'intégration, les performances et le coût des circuits électroniques intégrés. Depuis plusieurs générations technologiques maintenant, la simple réduction des dimensions du transistor n'est plus suffisante et de nouveaux modules technologiques (utilisation de la contrainte, empilement de grille high-k/métal…) ont du être mis en place. Cependant, le transistor MOS conventionnel, même optimisé, ne suffira bientôt plus à répondre aux attentes toujours plus élevées des nouvelles technologies. De nouvelles architectures doivent alors être envisagées pour épauler puis, à terme, remplacer la technologie BULK. Dans ce contexte, cette thèse porte sur l'étude, la fabrication et la caractérisation électrique des architectures à film mince que sont le SOI localisé (ou LSOI) et le double grille planaire à grille enrobante (ou GAA). Les résultats obtenus mettent ainsi en évidence l'intérêt de ces dispositifs qui permettent une réduction du courant de fuite (et donc de la consommation), un excellent contrôle des effets électrostatiques et fonctionnent sans dopage canal (faible variabilité) tout en proposant de très bonnes performances statiques. L'impact d'une orientation de substrat (110) sur les propriétés de transport dans les transistors LSOI est également étudié. Ce travail de thèse garde comme ligne de mire la réalisation d'une plateforme basse consommation complète, impliquant une éventuelle intégration hybride avec des dispositifs BULK et la possibilité d'offrir plusieurs niveaux de tension de seuil, le tout sur une même puce. For more than 50 years, microelectronic industry is driven by a race to the miniaturisation of its central element, the MOS transistor, to improve the integration density, the performances and the cost of the electronic integrated circuits. Since the adoption of 100nm node, the only reduction of the dimensions of the transistor is no more sufficient and new technological modules (use of strain, high-k/metal gatestack…) have been introduced. However, conventional MOSFET, even opimized, will soon be unable to reach the specifications, always higher, of new technologies. Then, new structures should be considered to help and, finally, to replace the BULK technology. In this context, the work concerns the study, the fabrication and the electrical characterization of the thin film devices : Localized-SOI (LSOI) and planar gate-all-around (GAA). The obtained resultats point out the interest of such devices which allow the reduction of the leakage current (and thus the consumption), an excellent control of electrostatics and are able to work with an undoped channel while offering very good static performances. Impact of (110) substrates on transport properties in LSOI transistors is also studied. This work focuses on the integration of a full low-power platform, what induces the possibility of an hybrid integration with BULK devices and to offer several threshold voltages, everything on the same chip. Electronic Thesis or Dissertation Text fr http://www.theses.fr/2011GRENT073/document Huguenin, Jean-Luc 2011-11-03 Grenoble Ghibaudo, Gérard Skotnicki, Thomas
collection NDLTD
language fr
sources NDLTD
topic Film mince
CMOS
Basse consommation
Grille enrobante
UTBB
Thin-film
CMOS
Low power
Gate-All-Around
UTBB
spellingShingle Film mince
CMOS
Basse consommation
Grille enrobante
UTBB
Thin-film
CMOS
Low power
Gate-All-Around
UTBB
Huguenin, Jean-Luc
Etude de dispositifs à film mince pour les technologies sub-22nm basse consommation
description Depuis plus d'un demi-siècle, le monde de la microélectronique est rythmé par une course à la miniaturisation de son élément central, le transistor MOS, dans le but d'améliorer la densité d'intégration, les performances et le coût des circuits électroniques intégrés. Depuis plusieurs générations technologiques maintenant, la simple réduction des dimensions du transistor n'est plus suffisante et de nouveaux modules technologiques (utilisation de la contrainte, empilement de grille high-k/métal…) ont du être mis en place. Cependant, le transistor MOS conventionnel, même optimisé, ne suffira bientôt plus à répondre aux attentes toujours plus élevées des nouvelles technologies. De nouvelles architectures doivent alors être envisagées pour épauler puis, à terme, remplacer la technologie BULK. Dans ce contexte, cette thèse porte sur l'étude, la fabrication et la caractérisation électrique des architectures à film mince que sont le SOI localisé (ou LSOI) et le double grille planaire à grille enrobante (ou GAA). Les résultats obtenus mettent ainsi en évidence l'intérêt de ces dispositifs qui permettent une réduction du courant de fuite (et donc de la consommation), un excellent contrôle des effets électrostatiques et fonctionnent sans dopage canal (faible variabilité) tout en proposant de très bonnes performances statiques. L'impact d'une orientation de substrat (110) sur les propriétés de transport dans les transistors LSOI est également étudié. Ce travail de thèse garde comme ligne de mire la réalisation d'une plateforme basse consommation complète, impliquant une éventuelle intégration hybride avec des dispositifs BULK et la possibilité d'offrir plusieurs niveaux de tension de seuil, le tout sur une même puce. === For more than 50 years, microelectronic industry is driven by a race to the miniaturisation of its central element, the MOS transistor, to improve the integration density, the performances and the cost of the electronic integrated circuits. Since the adoption of 100nm node, the only reduction of the dimensions of the transistor is no more sufficient and new technological modules (use of strain, high-k/metal gatestack…) have been introduced. However, conventional MOSFET, even opimized, will soon be unable to reach the specifications, always higher, of new technologies. Then, new structures should be considered to help and, finally, to replace the BULK technology. In this context, the work concerns the study, the fabrication and the electrical characterization of the thin film devices : Localized-SOI (LSOI) and planar gate-all-around (GAA). The obtained resultats point out the interest of such devices which allow the reduction of the leakage current (and thus the consumption), an excellent control of electrostatics and are able to work with an undoped channel while offering very good static performances. Impact of (110) substrates on transport properties in LSOI transistors is also studied. This work focuses on the integration of a full low-power platform, what induces the possibility of an hybrid integration with BULK devices and to offer several threshold voltages, everything on the same chip.
author2 Grenoble
author_facet Grenoble
Huguenin, Jean-Luc
author Huguenin, Jean-Luc
author_sort Huguenin, Jean-Luc
title Etude de dispositifs à film mince pour les technologies sub-22nm basse consommation
title_short Etude de dispositifs à film mince pour les technologies sub-22nm basse consommation
title_full Etude de dispositifs à film mince pour les technologies sub-22nm basse consommation
title_fullStr Etude de dispositifs à film mince pour les technologies sub-22nm basse consommation
title_full_unstemmed Etude de dispositifs à film mince pour les technologies sub-22nm basse consommation
title_sort etude de dispositifs à film mince pour les technologies sub-22nm basse consommation
publishDate 2011
url http://www.theses.fr/2011GRENT073/document
work_keys_str_mv AT hugueninjeanluc etudededispositifsafilmmincepourlestechnologiessub22nmbasseconsommation
AT hugueninjeanluc studyofthinfilmdevicesforlowpowersub22nmtechnologies
_version_ 1718702297138069504