I2S-väyläliitynnän toteutus FPGA-piirille
Tutkimuksen aiheena oli tehdä toimiva I2S-väylä protokolla ja tutkia voiko piiriä luoda FPGA-piirille. Piirille tehtiin RTL-toteutus SystemVerilog kovonkuvauskielellä. Sen jälkeen piirille ajettiin FPGA-synteesi Alteran Cyclone 5 GX FPGA-piirille. Suurin kellotaajuus oli 263,5 MHz ja logiikkalohkoja...
Main Author: | |
---|---|
Format: | Others |
Language: | Finnish |
Published: |
University of Oulu
2017
|
Subjects: | |
Online Access: | http://urn.fi/URN:NBN:fi:oulu-201612303346 http://nbn-resolving.de/urn:nbn:fi:oulu-201612303346 |
id |
ndltd-oulo.fi-oai-oulu.fi-nbnfioulu-201612303346 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-oulo.fi-oai-oulu.fi-nbnfioulu-2016123033462018-06-21T04:47:12ZI2S-väyläliitynnän toteutus FPGA-piirilleJunttila, J. (Joel)info:eu-repo/semantics/openAccess© Joel Junttila, 2016Electrical EngineeringTutkimuksen aiheena oli tehdä toimiva I2S-väylä protokolla ja tutkia voiko piiriä luoda FPGA-piirille. Piirille tehtiin RTL-toteutus SystemVerilog kovonkuvauskielellä. Sen jälkeen piirille ajettiin FPGA-synteesi Alteran Cyclone 5 GX FPGA-piirille. Suurin kellotaajuus oli 263,5 MHz ja logiikkalohkoja käytettiin 18 kappaletta. Lopuksi tutkittiin päästiinkö tavotteisiin.The subject of the Bachelor’s Thesis was to create a workable I2S bus protocol and to examine if it is possible to create the I2S circuit to FPGA. RTL-model was made to the circuit with a hardware description language SystemVerilog. After that FPGA synthesis was execute to the Altera’s Cyclone 5 GX. The maximum clock frequency was 263,5 MHz and 18 logic blocks were used. Finally, the end results were examined to see if they met the objectives of this study.University of Oulu2017-01-02info:eu-repo/semantics/bachelorThesisinfo:eu-repo/semantics/publishedVersionapplication/pdfhttp://urn.fi/URN:NBN:fi:oulu-201612303346urn:nbn:fi:oulu-201612303346fin |
collection |
NDLTD |
language |
Finnish |
format |
Others
|
sources |
NDLTD |
topic |
Electrical Engineering |
spellingShingle |
Electrical Engineering Junttila, J. (Joel) I2S-väyläliitynnän toteutus FPGA-piirille |
description |
Tutkimuksen aiheena oli tehdä toimiva I2S-väylä protokolla ja tutkia voiko piiriä luoda FPGA-piirille. Piirille tehtiin RTL-toteutus SystemVerilog kovonkuvauskielellä. Sen jälkeen piirille ajettiin FPGA-synteesi Alteran Cyclone 5 GX FPGA-piirille. Suurin kellotaajuus oli 263,5 MHz ja logiikkalohkoja käytettiin 18 kappaletta. Lopuksi tutkittiin päästiinkö tavotteisiin. === The subject of the Bachelor’s Thesis was to create a workable I2S bus protocol and to examine if it is possible to create the I2S circuit to FPGA. RTL-model was made to the circuit with a hardware description language SystemVerilog. After that FPGA synthesis was execute to the Altera’s Cyclone 5 GX. The maximum clock frequency was 263,5 MHz and 18 logic blocks were used. Finally, the end results were examined to see if they met the objectives of this study. |
author |
Junttila, J. (Joel) |
author_facet |
Junttila, J. (Joel) |
author_sort |
Junttila, J. (Joel) |
title |
I2S-väyläliitynnän toteutus FPGA-piirille |
title_short |
I2S-väyläliitynnän toteutus FPGA-piirille |
title_full |
I2S-väyläliitynnän toteutus FPGA-piirille |
title_fullStr |
I2S-väyläliitynnän toteutus FPGA-piirille |
title_full_unstemmed |
I2S-väyläliitynnän toteutus FPGA-piirille |
title_sort |
i2s-väyläliitynnän toteutus fpga-piirille |
publisher |
University of Oulu |
publishDate |
2017 |
url |
http://urn.fi/URN:NBN:fi:oulu-201612303346 http://nbn-resolving.de/urn:nbn:fi:oulu-201612303346 |
work_keys_str_mv |
AT junttilajjoel i2svaylaliitynnantoteutusfpgapiirille |
_version_ |
1718698293024784384 |