On logic optimization for timing-speculated circuit.
隨著工藝尺寸的縮小,集成電路的時序行為變得越來越難以預測,某原因在於各種偏差效應,比如製造偏差、供電電壓波動以及溫度變化。對於傳統的“確保正確“的設計方式,我們需要留出很大的餘量,這就減少了工藝進步帶來的好處。時序監測C Timing Speculation) 因為具有錯誤檢測和更正機制而成為一種很有前景的解決辦法。採用這種方式,電路可以工作在有不太頻繁時序錯誤的情況下。而對於這種時序監視的設計方式,現有的優化方法大多主要是在電路結構確定之後的一些小的改動。因為這些方法無法對電路結構進行改變,所以它們的效果很有限。因此,我們在這篇論文里提出了在電路綜合(synthesis)過程中的一些優化方法...
Other Authors: | Liu, Yuxi. |
---|---|
Format: | Others |
Language: | English Chinese |
Published: |
2012
|
Subjects: | |
Online Access: | http://library.cuhk.edu.hk/record=b5549159 http://repository.lib.cuhk.edu.hk/en/item/cuhk-328747 |
Similar Items
-
Design and optimization for timing-speculative circuits.
Published: (2014) -
Time domain space mapping optimization of digital interconnect circuits
by: Haddadin, Baker.
Published: (2009) -
Switched-current logic for digital circuit design
by: Subramanian, Vivek
Published: (2013) -
Variation-Tolerant and Voltage-Scalable Integrated Circuits Design
by: Kim, Seongjong
Published: (2016) -
Design of an integrated circuit for instructional use
by: Soman, Vijay Nilkanth, 1941-
Published: (1973)