Utvikling av et FPGA-basert system for emulering av CMOS digitalkamera med programmerbart signal-støy-forhold
Denne oppgaven er stilt av Aptina Norway AS og tar for seg utviklingen av et FPGA-basert system for emulering av output fra en A/D-omformer i en CMOS-bildesensor.Dette systemet er ment a benyttes til verisering av RTL-design til CMOS-bildesensorprodukter. Emulatoren bruker en tilnrming til normalfor...
Main Author: | |
---|---|
Format: | Others |
Language: | Norwegian |
Published: |
Norges teknisk-naturvitenskapelige universitet, Institutt for elektronikk og telekommunikasjon
2010
|
Subjects: | |
Online Access: | http://urn.kb.se/resolve?urn=urn:nbn:no:ntnu:diva-11459 |
id |
ndltd-UPSALLA1-oai-DiVA.org-ntnu-11459 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-UPSALLA1-oai-DiVA.org-ntnu-114592013-01-08T13:27:54ZUtvikling av et FPGA-basert system for emulering av CMOS digitalkamera med programmerbart signal-støy-forholdnorThe Development of an FPGA-based System for Emulation of the Output from an ADC in a CMOS Image Sensor Nilssen, Rune BerghNorges teknisk-naturvitenskapelige universitet, Institutt for elektronikk og telekommunikasjonInstitutt for elektronikk og telekommunikasjon2010ntnudaim:5411SIE6 elektronikkDesign av digitale systemerDenne oppgaven er stilt av Aptina Norway AS og tar for seg utviklingen av et FPGA-basert system for emulering av output fra en A/D-omformer i en CMOS-bildesensor.Dette systemet er ment a benyttes til verisering av RTL-design til CMOS-bildesensorprodukter. Emulatoren bruker en tilnrming til normalfordelingen for aemulere foton-, rad- og kolonnesty, og kan kjre pa frekvenser opp til 124:81 MHz.Dette gjr at emulatoren kan behandle 60 bilder i sekundet med full HD-opplsning. Systemet lar brukeren bestemme opplsning, stytyper og eventueltstandardavvikene til rad- og kolonnestyen ved oppstart. Hastigheten bestemmes avfrekvensen pa klokken som patrykkes. Simuleringene og testene som er utfrt viserat emulatoren gir et resultat som er visuelt likt reell foton-, rad- og kolonnesty,men styfordelingene er noe kunstige og kan forarsake uventede artifakter i bildene. Student thesisinfo:eu-repo/semantics/bachelorThesistexthttp://urn.kb.se/resolve?urn=urn:nbn:no:ntnu:diva-11459Local ntnudaim:5411application/pdfinfo:eu-repo/semantics/openAccess |
collection |
NDLTD |
language |
Norwegian |
format |
Others
|
sources |
NDLTD |
topic |
ntnudaim:5411 SIE6 elektronikk Design av digitale systemer |
spellingShingle |
ntnudaim:5411 SIE6 elektronikk Design av digitale systemer Nilssen, Rune Bergh Utvikling av et FPGA-basert system for emulering av CMOS digitalkamera med programmerbart signal-støy-forhold |
description |
Denne oppgaven er stilt av Aptina Norway AS og tar for seg utviklingen av et FPGA-basert system for emulering av output fra en A/D-omformer i en CMOS-bildesensor.Dette systemet er ment a benyttes til verisering av RTL-design til CMOS-bildesensorprodukter. Emulatoren bruker en tilnrming til normalfordelingen for aemulere foton-, rad- og kolonnesty, og kan kjre pa frekvenser opp til 124:81 MHz.Dette gjr at emulatoren kan behandle 60 bilder i sekundet med full HD-opplsning. Systemet lar brukeren bestemme opplsning, stytyper og eventueltstandardavvikene til rad- og kolonnestyen ved oppstart. Hastigheten bestemmes avfrekvensen pa klokken som patrykkes. Simuleringene og testene som er utfrt viserat emulatoren gir et resultat som er visuelt likt reell foton-, rad- og kolonnesty,men styfordelingene er noe kunstige og kan forarsake uventede artifakter i bildene. |
author |
Nilssen, Rune Bergh |
author_facet |
Nilssen, Rune Bergh |
author_sort |
Nilssen, Rune Bergh |
title |
Utvikling av et FPGA-basert system for emulering av CMOS digitalkamera med programmerbart signal-støy-forhold |
title_short |
Utvikling av et FPGA-basert system for emulering av CMOS digitalkamera med programmerbart signal-støy-forhold |
title_full |
Utvikling av et FPGA-basert system for emulering av CMOS digitalkamera med programmerbart signal-støy-forhold |
title_fullStr |
Utvikling av et FPGA-basert system for emulering av CMOS digitalkamera med programmerbart signal-støy-forhold |
title_full_unstemmed |
Utvikling av et FPGA-basert system for emulering av CMOS digitalkamera med programmerbart signal-støy-forhold |
title_sort |
utvikling av et fpga-basert system for emulering av cmos digitalkamera med programmerbart signal-støy-forhold |
publisher |
Norges teknisk-naturvitenskapelige universitet, Institutt for elektronikk og telekommunikasjon |
publishDate |
2010 |
url |
http://urn.kb.se/resolve?urn=urn:nbn:no:ntnu:diva-11459 |
work_keys_str_mv |
AT nilssenrunebergh utviklingavetfpgabasertsystemforemuleringavcmosdigitalkameramedprogrammerbartsignalstøyforhold AT nilssenrunebergh thedevelopmentofanfpgabasedsystemforemulationoftheoutputfromanadcinacmosimagesensor |
_version_ |
1716520971250171904 |