An FPGA based 3.8 Tbps Data Sourcing and Emulator System /
Orientador: Aílton Akira Shinoda === Resumo: A evolução dos Multi Gigabit Transceivers (MGT) nos Field Programmable Gate Arrays (FPGA) trouxeram oportunidades para o desenvolvimento de sistemas de aquisição e formatadores de dados em diversas áreas. As novas famílias de FPGAs são capazes de lidar co...
Main Author: | |
---|---|
Other Authors: | |
Format: | Others |
Language: | Portuguese |
Published: |
Ilha Solteira,
2018
|
Subjects: | |
Online Access: | http://hdl.handle.net/11449/153037 |
id |
ndltd-UNESP-oai-www.athena.biblioteca.unesp.br-UEP01-000898288 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-UNESP-oai-www.athena.biblioteca.unesp.br-UEP01-0008982882018-06-01T06:06:12ZtextporTL/UNESPRamalho, Lucas Arruda.An FPGA based 3.8 Tbps Data Sourcing and Emulator System /Ilha Solteira,2018f.Orientador: Aílton Akira ShinodaResumo: A evolução dos Multi Gigabit Transceivers (MGT) nos Field Programmable Gate Arrays (FPGA) trouxeram oportunidades para o desenvolvimento de sistemas de aquisição e formatadores de dados em diversas áreas. As novas famílias de FPGAs são capazes de lidar com canais de transmissão com velocidade da ordem de Gbps que utilizam protocolos seriais de alta velocidade, podendo assim se tornar o futuro dos processadores downstream ou upstream. Os sistemas digitais criados para esse propósito, precisam ser confiáveis e síncronos entre dezenas de canais e placas. Como forma de permitir o teste de projetos com essa taxa massiva de bits, essa tese descreve o desenvolvimento do Data Sourcing System (DSS). Esse sistema deve ser capaz de testar qualquer application upstream ou downstream, permitir controle e acesso remoto aos sinais internos dos FPGAs, medir sincronismo e latência entre MGTs e avaliar integridade de links através de bit error rate (BER). Este trabalho faz parte de uma colaboração internacional liderada pelo Fermilab que propôs, com a contribuição do sistema descrito nesta tese, um sistema de trigger de nível 1 para o Compact Muon Solenoid (CMS) Outer Tracker. O dectetor CMS é um experimento vinculado ao European Organization for Nuclear Research (CERN). O DSS foi implementado sobre a placa Pulsar 2b, uma placa padrão Advanced Telecommunication Computing Architecture (ATCA), desenvolvida pelo Fermilab, que conta com um dispositivo FPGA para programação e costumização de aplica... (Resumo completo, clicar acesso eletrônico abaixo)Abstract: The evolution of Fiel Programmable Gate Array (FPGA) Multi Gigabit Transceivers (MGT) brought opportunities for data formatter and data acquisition projects in several areas. The newer FPGA families are capable of handling Gigabits per second (Gbps) I/Os implemented using high speed serial link protocols and to become the future downstream processors. The digital systems created for that purpose need to be reliable and synchronous between dozens of channels and boards. To allow the test of such massive bitrate projects, this work implemented the Data Sourcing System (DSS) e- mulator that is able to produce synchronized data in 12 boards, 480 channels, delivering up to 8 Gbps for each of them. This work is part of a international collaboration, led by Fermilab, that proposed with the contribuition of the system described in this thesis, a Level 1 (L1) tri- gger for the Compact Muon Solenoid (CMS) Outer Tracker. The CMS detector is an European Organization for Nuclear Research (CERN) experiment. The DSS is based on the Pulsar 2b, a custom Advanced Telecommunication Computing Architecture (ATCA) standard FPGA-based board designed by Fermilab to be a scalable high speed link processor system. This hardware setup was implemented at Fermilab using two interconnected ATCA shelves with 12 Pulsar 2b on both. The results show that the system is able to provide data at 3.8 Terabits per second (Tbps), and to measure synchronization, latency and bit error rate of the MGTs. The system is o... (Complete abstract click electronic access below)Sistema requerido: Adobe Acrobat ReaderGrande Colisor de Hádrons (França e Suiça)CMSOuter TrackerATCAFPGAHigh Speed Serial Link ProtocolData ProcessingTrigger concepts and systemsDetector control systemsControl and monitor systems onlineProtocolos Seriais de Alta VelocidadeProcessamento de dados Processamento de dados.Conceitos e sistemas de TriggerSistema de controle de detectorSistemas de controle e monitoramento onlineDoutorUniversidade Estadual Paulista "Júlio de Mesquita Filho" Faculdade de Engenharia (Campus de Ilha Solteira).http://hdl.handle.net/11449/153037 |
collection |
NDLTD |
language |
Portuguese |
format |
Others
|
sources |
NDLTD |
topic |
Grande Colisor de Hádrons (França e Suiça) CMS Outer Tracker ATCA FPGA High Speed Serial Link Protocol Data Processing Trigger concepts and systems Detector control systems Control and monitor systems online Protocolos Seriais de Alta Velocidade Processamento de dados Processamento de dados. Conceitos e sistemas de Trigger Sistema de controle de detector Sistemas de controle e monitoramento online |
spellingShingle |
Grande Colisor de Hádrons (França e Suiça) CMS Outer Tracker ATCA FPGA High Speed Serial Link Protocol Data Processing Trigger concepts and systems Detector control systems Control and monitor systems online Protocolos Seriais de Alta Velocidade Processamento de dados Processamento de dados. Conceitos e sistemas de Trigger Sistema de controle de detector Sistemas de controle e monitoramento online Ramalho, Lucas Arruda. An FPGA based 3.8 Tbps Data Sourcing and Emulator System / |
description |
Orientador: Aílton Akira Shinoda === Resumo: A evolução dos Multi Gigabit Transceivers (MGT) nos Field Programmable Gate Arrays (FPGA) trouxeram oportunidades para o desenvolvimento de sistemas de aquisição e formatadores de dados em diversas áreas. As novas famílias de FPGAs são capazes de lidar com canais de transmissão com velocidade da ordem de Gbps que utilizam protocolos seriais de alta velocidade, podendo assim se tornar o futuro dos processadores downstream ou upstream. Os sistemas digitais criados para esse propósito, precisam ser confiáveis e síncronos entre dezenas de canais e placas. Como forma de permitir o teste de projetos com essa taxa massiva de bits, essa tese descreve o desenvolvimento do Data Sourcing System (DSS). Esse sistema deve ser capaz de testar qualquer application upstream ou downstream, permitir controle e acesso remoto aos sinais internos dos FPGAs, medir sincronismo e latência entre MGTs e avaliar integridade de links através de bit error rate (BER). Este trabalho faz parte de uma colaboração internacional liderada pelo Fermilab que propôs, com a contribuição do sistema descrito nesta tese, um sistema de trigger de nível 1 para o Compact Muon Solenoid (CMS) Outer Tracker. O dectetor CMS é um experimento vinculado ao European Organization for Nuclear Research (CERN). O DSS foi implementado sobre a placa Pulsar 2b, uma placa padrão Advanced Telecommunication Computing Architecture (ATCA), desenvolvida pelo Fermilab, que conta com um dispositivo FPGA para programação e costumização de aplica... (Resumo completo, clicar acesso eletrônico abaixo) === Abstract: The evolution of Fiel Programmable Gate Array (FPGA) Multi Gigabit Transceivers (MGT) brought opportunities for data formatter and data acquisition projects in several areas. The newer FPGA families are capable of handling Gigabits per second (Gbps) I/Os implemented using high speed serial link protocols and to become the future downstream processors. The digital systems created for that purpose need to be reliable and synchronous between dozens of channels and boards. To allow the test of such massive bitrate projects, this work implemented the Data Sourcing System (DSS) e- mulator that is able to produce synchronized data in 12 boards, 480 channels, delivering up to 8 Gbps for each of them. This work is part of a international collaboration, led by Fermilab, that proposed with the contribuition of the system described in this thesis, a Level 1 (L1) tri- gger for the Compact Muon Solenoid (CMS) Outer Tracker. The CMS detector is an European Organization for Nuclear Research (CERN) experiment. The DSS is based on the Pulsar 2b, a custom Advanced Telecommunication Computing Architecture (ATCA) standard FPGA-based board designed by Fermilab to be a scalable high speed link processor system. This hardware setup was implemented at Fermilab using two interconnected ATCA shelves with 12 Pulsar 2b on both. The results show that the system is able to provide data at 3.8 Terabits per second (Tbps), and to measure synchronization, latency and bit error rate of the MGTs. The system is o... (Complete abstract click electronic access below) === Doutor |
author2 |
Universidade Estadual Paulista "Júlio de Mesquita Filho" Faculdade de Engenharia (Campus de Ilha Solteira). |
author_facet |
Universidade Estadual Paulista "Júlio de Mesquita Filho" Faculdade de Engenharia (Campus de Ilha Solteira). Ramalho, Lucas Arruda. |
author |
Ramalho, Lucas Arruda. |
author_sort |
Ramalho, Lucas Arruda. |
title |
An FPGA based 3.8 Tbps Data Sourcing and Emulator System / |
title_short |
An FPGA based 3.8 Tbps Data Sourcing and Emulator System / |
title_full |
An FPGA based 3.8 Tbps Data Sourcing and Emulator System / |
title_fullStr |
An FPGA based 3.8 Tbps Data Sourcing and Emulator System / |
title_full_unstemmed |
An FPGA based 3.8 Tbps Data Sourcing and Emulator System / |
title_sort |
fpga based 3.8 tbps data sourcing and emulator system / |
publisher |
Ilha Solteira, |
publishDate |
2018 |
url |
http://hdl.handle.net/11449/153037 |
work_keys_str_mv |
AT ramalholucasarruda anfpgabased38tbpsdatasourcingandemulatorsystem AT ramalholucasarruda fpgabased38tbpsdatasourcingandemulatorsystem |
_version_ |
1718690824962703360 |