Design of CMOS High-Frequency Receiver for Millimeter-Wave Detector and Communication

碩士 === 國立中央大學 === 電機工程學系 === 107 === 此論文主要設計一主被動整合接收器,應用於Ka-Band短距離脈衝雷達的接受器部分,總共完成了四個電路,第一顆提出一個利用90 nm CMOS製程之低成本之35-GHz功率偵測器電路,裡面包含了35-GHz 低雜訊放大器、35-GHz 偵測器兩大電路。在低電壓、低功率的要求下,量測後能提供300K等級的Responsivity且在1 Gb/s調變訊號下有50%以上的Duty cycle,雜訊等效功率也有12.6 fW/√Hz,並且在後續計畫的要求下,我們提出第二顆電路在低雜訊放大器前加入切換器,並且在偵測器後方加入五級中頻...

Full description

Bibliographic Details
Main Authors: Ke-Deng Huang, 黃可登
Other Authors: 傅家相
Format: Others
Language:zh-TW
Published: 2019
Online Access:http://ndltd.ncl.edu.tw/handle/ex7jf6