Die-to-Die Wire-Independent Clock Synchronization for 3D IC
碩士 === 國立清華大學 === 電機工程學系 === 99 === 現今製程技術不斷的進步下,有限平面內所能擺放的電晶體個數將因達到各元件所能容忍的最小尺寸而趨於飽和。三維晶片(3D IC)被認為可有效的解決此問題,透過垂直方向堆疊多個平面以增加擺放面積。這些垂直排列且互相平行的平面則是利用一種稱作穿矽孔(Through Silicon Via, TSV)的橋樑來進行彼此間的溝通。 這篇論文提出了一個新式裸晶與裸晶間( die-to-die )且以全標準元件( Fully cell base )實現的時脈校正( clock synchronization )電路與方法,參考之前的論文,我們...
Main Authors: | , |
---|---|
Other Authors: | |
Format: | Others |
Language: | en_US |
Published: |
2011
|
Online Access: | http://ndltd.ncl.edu.tw/handle/41091130936993677473 |
id |
ndltd-TW-099NTHU5442042 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-TW-099NTHU54420422015-10-13T20:04:06Z http://ndltd.ncl.edu.tw/handle/41091130936993677473 Die-to-Die Wire-Independent Clock Synchronization for 3D IC 適用於三維晶片的時脈同步電路 Ke, Ji-Wei 柯智偉 碩士 國立清華大學 電機工程學系 99 現今製程技術不斷的進步下,有限平面內所能擺放的電晶體個數將因達到各元件所能容忍的最小尺寸而趨於飽和。三維晶片(3D IC)被認為可有效的解決此問題,透過垂直方向堆疊多個平面以增加擺放面積。這些垂直排列且互相平行的平面則是利用一種稱作穿矽孔(Through Silicon Via, TSV)的橋樑來進行彼此間的溝通。 這篇論文提出了一個新式裸晶與裸晶間( die-to-die )且以全標準元件( Fully cell base )實現的時脈校正( clock synchronization )電路與方法,參考之前的論文,我們是第一個提出這樣電路架構的作品,並且電路以標準元件所組成,因此易於轉移到其它製程上,會成為其優勢。 Huang, Shi-Yu 黃錫瑜 2011 學位論文 ; thesis 40 en_US |
collection |
NDLTD |
language |
en_US |
format |
Others
|
sources |
NDLTD |
description |
碩士 === 國立清華大學 === 電機工程學系 === 99 === 現今製程技術不斷的進步下,有限平面內所能擺放的電晶體個數將因達到各元件所能容忍的最小尺寸而趨於飽和。三維晶片(3D IC)被認為可有效的解決此問題,透過垂直方向堆疊多個平面以增加擺放面積。這些垂直排列且互相平行的平面則是利用一種稱作穿矽孔(Through Silicon Via, TSV)的橋樑來進行彼此間的溝通。
這篇論文提出了一個新式裸晶與裸晶間( die-to-die )且以全標準元件( Fully cell base )實現的時脈校正( clock synchronization )電路與方法,參考之前的論文,我們是第一個提出這樣電路架構的作品,並且電路以標準元件所組成,因此易於轉移到其它製程上,會成為其優勢。
|
author2 |
Huang, Shi-Yu |
author_facet |
Huang, Shi-Yu Ke, Ji-Wei 柯智偉 |
author |
Ke, Ji-Wei 柯智偉 |
spellingShingle |
Ke, Ji-Wei 柯智偉 Die-to-Die Wire-Independent Clock Synchronization for 3D IC |
author_sort |
Ke, Ji-Wei |
title |
Die-to-Die Wire-Independent Clock Synchronization for 3D IC |
title_short |
Die-to-Die Wire-Independent Clock Synchronization for 3D IC |
title_full |
Die-to-Die Wire-Independent Clock Synchronization for 3D IC |
title_fullStr |
Die-to-Die Wire-Independent Clock Synchronization for 3D IC |
title_full_unstemmed |
Die-to-Die Wire-Independent Clock Synchronization for 3D IC |
title_sort |
die-to-die wire-independent clock synchronization for 3d ic |
publishDate |
2011 |
url |
http://ndltd.ncl.edu.tw/handle/41091130936993677473 |
work_keys_str_mv |
AT kejiwei dietodiewireindependentclocksynchronizationfor3dic AT kēzhìwěi dietodiewireindependentclocksynchronizationfor3dic AT kejiwei shìyòngyúsānwéijīngpiàndeshímàitóngbùdiànlù AT kēzhìwěi shìyòngyúsānwéijīngpiàndeshímàitóngbùdiànlù |
_version_ |
1718043875709288448 |