Algoritmo de cifrado simétrico AES
El objetivo de este trabajo es mostrar la aceleración en el tiempo de cómputo del algoritmo criptográfico Advanced Encryption Standard (AES) con clave de tamaño 128bits, que se obtiene al aprovechar el paralelismo que proveen las arquitecturas multicores actuales utilizando herramientas de programac...
Main Author: | |
---|---|
Other Authors: | |
Language: | es |
Published: |
2012
|
Subjects: | |
Online Access: | http://hdl.handle.net/10915/4210 http://postgrado.info.unlp.edu.ar/Carreras/Especializaciones/Redes_y_Seguridad/Trabajos_Finales/Pousa_Adrian.pdf http://sedici.unlp.edu.ar/handle/10915/4210 |
id |
ndltd-SEDICI-oai-sedici.unlp.edu.ar-10915-4210 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-SEDICI-oai-sedici.unlp.edu.ar-10915-42102014-08-06T04:15:19ZAlgoritmo de cifrado simétrico AESPousa, AdriánParallel programmingCiencias InformáticasRedes y SeguridadAlgoritmoscriptografíaEl objetivo de este trabajo es mostrar la aceleración en el tiempo de cómputo del algoritmo criptográfico Advanced Encryption Standard (AES) con clave de tamaño 128bits, que se obtiene al aprovechar el paralelismo que proveen las arquitecturas multicores actuales utilizando herramientas de programación paralela. AES es uno de los algoritmos de criptografía más usados en la actualidad, con el crecimiento de las redes y la información que se maneja hoy en día puede ser necesario cifrar un volumen muy grande de información para lo que se requiere mayor velocidad en los procesadores, pero esto actualmente no es posible debido a que los procesadores han llegado al límite de velocidad por problemas térmicos y de consumo, por esta razón se está incrementando la cantidad de procesadores en los equipos. Como aporte de la concreción de este trabajo se pretende presentar un análisis de rendimiento que muestre cómo a pesar de las limitaciones de velocidad de los procesadores, es posible, mediante herramientas de programación paralela, aprovechar las arquitecturas multicore para acelerar el cómputo del algoritmo AES y así reducir el tiempo de cifrar información ya sea para almacenarla o enviarla por la red.Díaz, Javier F.De Giusti, Armando Eduardo2012-03-05T03:00:00Z2011-122011TesisTrabajo de especializacionhttp://hdl.handle.net/10915/4210http://postgrado.info.unlp.edu.ar/Carreras/Especializaciones/Redes_y_Seguridad/Trabajos_Finales/Pousa_Adrian.pdfeshttp://creativecommons.org/licenses/by/3.0/Creative Commons Attribution 3.0 Unported (CC BY 3.0)http://sedici.unlp.edu.ar/handle/10915/4210 |
collection |
NDLTD |
language |
es |
sources |
NDLTD |
topic |
Parallel programming Ciencias Informáticas Redes y Seguridad Algoritmos criptografía |
spellingShingle |
Parallel programming Ciencias Informáticas Redes y Seguridad Algoritmos criptografía Pousa, Adrián Algoritmo de cifrado simétrico AES |
description |
El objetivo de este trabajo es mostrar la aceleración en el tiempo de cómputo del algoritmo criptográfico Advanced Encryption Standard (AES) con clave de tamaño 128bits, que se obtiene al aprovechar el paralelismo que proveen las arquitecturas multicores actuales utilizando herramientas de programación paralela.
AES es uno de los algoritmos de criptografía más usados en la actualidad, con el crecimiento de las redes y la información que se maneja hoy en día puede ser necesario cifrar un volumen muy grande de información para lo que se requiere mayor velocidad en los procesadores, pero esto actualmente no es posible debido a que los procesadores han llegado al límite de velocidad por problemas térmicos y de consumo, por esta razón se está incrementando la cantidad de procesadores en los equipos.
Como aporte de la concreción de este trabajo se pretende presentar un análisis de rendimiento que muestre cómo a pesar de las limitaciones de velocidad de los procesadores, es posible, mediante herramientas de programación paralela, aprovechar las arquitecturas multicore para acelerar el cómputo del algoritmo AES y así reducir el tiempo de cifrar información ya sea para almacenarla o enviarla por la red. |
author2 |
Díaz, Javier F. |
author_facet |
Díaz, Javier F. Pousa, Adrián |
author |
Pousa, Adrián |
author_sort |
Pousa, Adrián |
title |
Algoritmo de cifrado simétrico AES |
title_short |
Algoritmo de cifrado simétrico AES |
title_full |
Algoritmo de cifrado simétrico AES |
title_fullStr |
Algoritmo de cifrado simétrico AES |
title_full_unstemmed |
Algoritmo de cifrado simétrico AES |
title_sort |
algoritmo de cifrado simétrico aes |
publishDate |
2012 |
url |
http://hdl.handle.net/10915/4210 http://postgrado.info.unlp.edu.ar/Carreras/Especializaciones/Redes_y_Seguridad/Trabajos_Finales/Pousa_Adrian.pdf http://sedici.unlp.edu.ar/handle/10915/4210 |
work_keys_str_mv |
AT pousaadrian algoritmodecifradosimetricoaes |
_version_ |
1716710043553890304 |