Conception d'une plateforme de tests de circuits d'intégration directe sur tranche
L'intégration directe sur tranche est une technique de fabrication de puces électroniques pour laquelle une seule puce couvre la grande majorité de la surface d'une tranche. Cette technique présente un très grand potentiel d'intégration mais comporte des risques technologiques importa...
Main Author: | |
---|---|
Format: | Others |
Published: |
École de technologie supérieure
2003
|
Online Access: | http://espace.etsmtl.ca/779/1/LECLERC_Normand.pdf |
id |
ndltd-LACETR-oai-collectionscanada.gc.ca-QMUQET.779 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-LACETR-oai-collectionscanada.gc.ca-QMUQET.7792013-10-24T03:40:07Z Conception d'une plateforme de tests de circuits d'intégration directe sur tranche Leclerc, Normand L'intégration directe sur tranche est une technique de fabrication de puces électroniques pour laquelle une seule puce couvre la grande majorité de la surface d'une tranche. Cette technique présente un très grand potentiel d'intégration mais comporte des risques technologiques importants. Malgré ces risques, la compagnie Hyperchip croit qu'il serait possible d'améliorer son produit en utilisant une telle technologie. Dans le cadre d'une coopération universitaire, Hyperchip a conçu un certain nombre de puces qui contiennent des structures de tests ainsi que des stratégies pour contourner les différents problèmes potentiels. Ces puces n'ont, jusqu'à présent, jamais été vérifiées. Dans le but de valider les idées implantées dans ces démonstrateurs, une carte de test est nécessaire. Cette carte doit être assez flexible pour permettre la vérification de tous les démonstrateurs présents et futurs. Il existe plusieurs cartes sur le marché mais aucune d'entre elles ne satisfait l'exigence du nombre de ports demandés par la spécification préliminaire. La conception d'une carte dédiée est donc requise. Ce projet porte sur la conception de cette carte de test dédiée: Erinyes. Les spécifications de deux démonstrateurs seront utilisées pour guider la conception: le démo 4 et le démo 5. Le démo 4 présente un mécanisme de tolérance aux défectuosités de fabrication des puces d'intégration directe sur tranche. Le démo 5 quant à lui, explore les problèmes liés à la diaphonie et à la température. Étant donné le contexte particulier entourant ce projet, son étendue et ses contributions ont été limitées à la conception logique du matériel, à la programmation des circuits intégrés de type FPGA et à la planification des modifications nécessaires au système d'exploitation [mu]CLinux. École de technologie supérieure 2003-09-29 Mémoire ou thèse NonPeerReviewed application/pdf http://espace.etsmtl.ca/779/1/LECLERC_Normand.pdf Leclerc, Normand (2003). Conception d'une plateforme de tests de circuits d'intégration directe sur tranche. Mémoire de maîtrise électronique, École de technologie supérieure. http://espace.etsmtl.ca/779/ |
collection |
NDLTD |
format |
Others
|
sources |
NDLTD |
description |
L'intégration directe sur tranche est une technique de fabrication de puces électroniques pour laquelle une seule puce couvre la grande majorité de la surface d'une tranche. Cette technique présente un très grand potentiel d'intégration mais comporte des risques technologiques importants. Malgré ces risques, la compagnie Hyperchip croit qu'il serait possible d'améliorer son produit en utilisant une telle technologie.
Dans le cadre d'une coopération universitaire, Hyperchip a conçu un certain nombre de puces qui contiennent des structures de tests ainsi que des stratégies pour contourner les différents problèmes potentiels. Ces puces n'ont, jusqu'à présent, jamais été vérifiées. Dans le but de valider les idées implantées dans ces démonstrateurs, une carte de test est nécessaire. Cette carte doit être assez flexible pour permettre la vérification de tous les démonstrateurs présents et futurs.
Il existe plusieurs cartes sur le marché mais aucune d'entre elles ne satisfait l'exigence du nombre de ports demandés par la spécification préliminaire. La conception d'une carte dédiée est donc requise. Ce projet porte sur la conception de cette carte de test dédiée: Erinyes.
Les spécifications de deux démonstrateurs seront utilisées pour guider la conception: le démo 4 et le démo 5. Le démo 4 présente un mécanisme de tolérance aux défectuosités de fabrication des puces d'intégration directe sur tranche. Le démo 5 quant à lui, explore les problèmes liés à la diaphonie et à la température.
Étant donné le contexte particulier entourant ce projet, son étendue et ses contributions ont été limitées à la conception logique du matériel, à la programmation des circuits intégrés de type FPGA et à la planification des modifications nécessaires au système d'exploitation [mu]CLinux.
|
author |
Leclerc, Normand |
spellingShingle |
Leclerc, Normand Conception d'une plateforme de tests de circuits d'intégration directe sur tranche |
author_facet |
Leclerc, Normand |
author_sort |
Leclerc, Normand |
title |
Conception d'une plateforme de tests de circuits d'intégration directe sur tranche |
title_short |
Conception d'une plateforme de tests de circuits d'intégration directe sur tranche |
title_full |
Conception d'une plateforme de tests de circuits d'intégration directe sur tranche |
title_fullStr |
Conception d'une plateforme de tests de circuits d'intégration directe sur tranche |
title_full_unstemmed |
Conception d'une plateforme de tests de circuits d'intégration directe sur tranche |
title_sort |
conception d'une plateforme de tests de circuits d'intégration directe sur tranche |
publisher |
École de technologie supérieure |
publishDate |
2003 |
url |
http://espace.etsmtl.ca/779/1/LECLERC_Normand.pdf |
work_keys_str_mv |
AT leclercnormand conceptionduneplateformedetestsdecircuitsdintegrationdirectesurtranche |
_version_ |
1716611354096304128 |