Conception d'un module reconfigurable de FFT
Ce mémoire porte sur la conception d'un module synthétisable de transformée rapide de Fourier (FFT/IFFT) qui répond aux besoin de reconfigurabilité et de réutilisation tout en traitant efficacement un flot sériel de données complexes. La taille ainsi que les largeurs binaires des interfaces et...
Main Author: | |
---|---|
Format: | Others |
Published: |
École de technologie supérieure
2005
|
Online Access: | http://espace.etsmtl.ca/317/1/GRANDMAISON_Marie%2DEve.pdf |
Summary: | Ce mémoire porte sur la conception d'un module synthétisable de transformée rapide de Fourier (FFT/IFFT) qui répond aux besoin de reconfigurabilité et de réutilisation tout en traitant efficacement un flot sériel de données complexes. La taille ainsi que les largeurs binaires des interfaces et des bus à l'interne sont paramétrées. Les choix entre le type de transformée et d'ordonnancement sont aussi disponibles. Le module de FFT conçu se base sur une architecture matérielle de type pipelinée qui a comme avantages un accroissement des besoins en ressources logarithmique avec l'augmentation de taille et une faible latence. Des simulations ont permis d'identifier les effets de la quantification sur les performances. En comparaison avec des cores commerciaux, notamment les logicores de Xilinx, on trouve que le module de FFT conçu utilise moins de logique. On présente aussi l'utilisation du module reconfigurable pour la réalisation d'un filtre dans le domaine fréquentiel. |
---|