Proposta de uma plataforma reconfigurável para testes de módulos SDRAM DDR3

Submitted by JOSIANE SANTOS DE OLIVEIRA (josianeso) on 2017-10-25T13:48:51Z No. of bitstreams: 1 Samuel Lessinger_.pdf: 3503378 bytes, checksum: 92c0e6ccfb6dfb145bc9a84b3ce1ceed (MD5) === Made available in DSpace on 2017-10-25T13:48:52Z (GMT). No. of bitstreams: 1 Samuel Lessinger_.pdf: 3503378 b...

Full description

Bibliographic Details
Main Author: Lessinger, Samuel
Other Authors: http://lattes.cnpq.br/3524433143718420
Language:Portuguese
Published: Universidade do Vale do Rio dos Sinos 2017
Subjects:
Online Access:http://www.repositorio.jesuita.org.br/handle/UNISINOS/6724
id ndltd-IBICT-oai-www.repositorio.jesuita.org.br-UNISINOS-6724
record_format oai_dc
spelling ndltd-IBICT-oai-www.repositorio.jesuita.org.br-UNISINOS-67242019-04-02T07:49:15Z Proposta de uma plataforma reconfigurável para testes de módulos SDRAM DDR3 Lessinger, Samuel http://lattes.cnpq.br/3524433143718420 Rhod, Eduardo Luis Krug, Margrit Reni ACCNPQ::Engenharias::Engenharia Elétrica Teste eletrônico Memória SDRAM DDR3 Hardware reconfigurável FPGA Teste de memória Electronic testing DDR3 SDRAM memory Reconfigurable hardware Memory test Submitted by JOSIANE SANTOS DE OLIVEIRA (josianeso) on 2017-10-25T13:48:51Z No. of bitstreams: 1 Samuel Lessinger_.pdf: 3503378 bytes, checksum: 92c0e6ccfb6dfb145bc9a84b3ce1ceed (MD5) Made available in DSpace on 2017-10-25T13:48:52Z (GMT). No. of bitstreams: 1 Samuel Lessinger_.pdf: 3503378 bytes, checksum: 92c0e6ccfb6dfb145bc9a84b3ce1ceed (MD5) Previous issue date: 2017-09-21 PADIS - Programa de apoio ao desenvolvimento tecnológico da indústria de semicondutores O presente trabalho consiste em uma proposta de uma plataforma reconfigurável para testes de módulos de memória SDRAM DDR3. Testadores de módulos de memória consistem em sistemas de arquiteturas fechadas, nos quais o usuário possui pouca flexibilidade em sua utilização, transporte e são na maioria das vezes sistemas volumosos próprios para uso em bancadas. Neste cenário, uma plataforma portátil de baixo custo, que possibilite ao usuário descrever os algoritmos de teste torna-se interessante. A plataforma desenvolvida utiliza de Field Programmable Gate Arrays (FPGA) o que proporciona a característica de reconfiguração. Neste projeto foi proposta e validada uma estratégia de injeção de falhas do tipo Stuck-At-Zero, aliado a um sistema automático para coleta de vetores de teste e para a síntese em diferentes frequências de acesso aos módulos de memória. A etapa de validação do protótipo desenvolvido possibilitou reportar a captura de 131.751 falhas, graças ao framework criado para acompanhar a tarefa de injeção de falhas. This work consists on a proposal of a DDR3 SDRAM memory module reconfigurable test platform. Memory module testers are usually closed architecture systems, in which the user has little flexibility in their use. In this scenario, a low-cost portable platform, which enables the user to describe his own test algorithm becomes interesting. This work explores the use of Field Programmable Gate Arrays (FPGAs) in order to construct a fully reconfigurable testing platform. In this work a Stuck-At-Zero fault injection strategy was proposed and validated. Results report the success in executing fault detection algorithms as well as the software framework developed for the fault injection campaign. 2017-10-25T13:48:52Z 2017-10-25T13:48:52Z 2017-09-21 info:eu-repo/semantics/publishedVersion info:eu-repo/semantics/masterThesis http://www.repositorio.jesuita.org.br/handle/UNISINOS/6724 por info:eu-repo/semantics/openAccess Universidade do Vale do Rio dos Sinos Programa de Pós-Graduação em Engenharia Elétrica Unisinos Brasil Escola Politécnica reponame:Repositório Institucional da UNISINOS instname:Universidade do Vale do Rio dos Sinos instacron:UNISINOS
collection NDLTD
language Portuguese
sources NDLTD
topic ACCNPQ::Engenharias::Engenharia Elétrica
Teste eletrônico
Memória SDRAM DDR3
Hardware reconfigurável
FPGA
Teste de memória
Electronic testing
DDR3 SDRAM memory
Reconfigurable hardware
Memory test
spellingShingle ACCNPQ::Engenharias::Engenharia Elétrica
Teste eletrônico
Memória SDRAM DDR3
Hardware reconfigurável
FPGA
Teste de memória
Electronic testing
DDR3 SDRAM memory
Reconfigurable hardware
Memory test
Lessinger, Samuel
Proposta de uma plataforma reconfigurável para testes de módulos SDRAM DDR3
description Submitted by JOSIANE SANTOS DE OLIVEIRA (josianeso) on 2017-10-25T13:48:51Z No. of bitstreams: 1 Samuel Lessinger_.pdf: 3503378 bytes, checksum: 92c0e6ccfb6dfb145bc9a84b3ce1ceed (MD5) === Made available in DSpace on 2017-10-25T13:48:52Z (GMT). No. of bitstreams: 1 Samuel Lessinger_.pdf: 3503378 bytes, checksum: 92c0e6ccfb6dfb145bc9a84b3ce1ceed (MD5) Previous issue date: 2017-09-21 === PADIS - Programa de apoio ao desenvolvimento tecnológico da indústria de semicondutores === O presente trabalho consiste em uma proposta de uma plataforma reconfigurável para testes de módulos de memória SDRAM DDR3. Testadores de módulos de memória consistem em sistemas de arquiteturas fechadas, nos quais o usuário possui pouca flexibilidade em sua utilização, transporte e são na maioria das vezes sistemas volumosos próprios para uso em bancadas. Neste cenário, uma plataforma portátil de baixo custo, que possibilite ao usuário descrever os algoritmos de teste torna-se interessante. A plataforma desenvolvida utiliza de Field Programmable Gate Arrays (FPGA) o que proporciona a característica de reconfiguração. Neste projeto foi proposta e validada uma estratégia de injeção de falhas do tipo Stuck-At-Zero, aliado a um sistema automático para coleta de vetores de teste e para a síntese em diferentes frequências de acesso aos módulos de memória. A etapa de validação do protótipo desenvolvido possibilitou reportar a captura de 131.751 falhas, graças ao framework criado para acompanhar a tarefa de injeção de falhas. === This work consists on a proposal of a DDR3 SDRAM memory module reconfigurable test platform. Memory module testers are usually closed architecture systems, in which the user has little flexibility in their use. In this scenario, a low-cost portable platform, which enables the user to describe his own test algorithm becomes interesting. This work explores the use of Field Programmable Gate Arrays (FPGAs) in order to construct a fully reconfigurable testing platform. In this work a Stuck-At-Zero fault injection strategy was proposed and validated. Results report the success in executing fault detection algorithms as well as the software framework developed for the fault injection campaign.
author2 http://lattes.cnpq.br/3524433143718420
author_facet http://lattes.cnpq.br/3524433143718420
Lessinger, Samuel
author Lessinger, Samuel
author_sort Lessinger, Samuel
title Proposta de uma plataforma reconfigurável para testes de módulos SDRAM DDR3
title_short Proposta de uma plataforma reconfigurável para testes de módulos SDRAM DDR3
title_full Proposta de uma plataforma reconfigurável para testes de módulos SDRAM DDR3
title_fullStr Proposta de uma plataforma reconfigurável para testes de módulos SDRAM DDR3
title_full_unstemmed Proposta de uma plataforma reconfigurável para testes de módulos SDRAM DDR3
title_sort proposta de uma plataforma reconfigurável para testes de módulos sdram ddr3
publisher Universidade do Vale do Rio dos Sinos
publishDate 2017
url http://www.repositorio.jesuita.org.br/handle/UNISINOS/6724
work_keys_str_mv AT lessingersamuel propostadeumaplataformareconfiguravelparatestesdemodulossdramddr3
_version_ 1719011533560741888