Inserção de testabilidade em um núcleo pré-projetado de um microcontrolador 8051 fonte compatível
No intuito de validar seus projetos de sistemas integrados, o Grupo de Microeletrônica da UFRGS tem investido na inserção de estruturas de teste nos núcleos de hardware que tem desenvolvido. Um exemplo de tal tipo de sistema é a “caneta tradutora”, especificada e parcialmente desenvolvida por Denis...
Main Author: | |
---|---|
Other Authors: | |
Format: | Others |
Language: | Portuguese |
Published: |
2007
|
Subjects: | |
Online Access: | http://hdl.handle.net/10183/3311 |
id |
ndltd-IBICT-oai-www.lume.ufrgs.br-10183-3311 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-IBICT-oai-www.lume.ufrgs.br-10183-33112019-01-22T01:20:10Z Inserção de testabilidade em um núcleo pré-projetado de um microcontrolador 8051 fonte compatível Back, Eduardo Santos Lubaszewski, Marcelo Soares Microeletrônica Testes : Circuitos integrados Sistemas digitais Microprocessadores Microcontroladores No intuito de validar seus projetos de sistemas integrados, o Grupo de Microeletrônica da UFRGS tem investido na inserção de estruturas de teste nos núcleos de hardware que tem desenvolvido. Um exemplo de tal tipo de sistema é a “caneta tradutora”, especificada e parcialmente desenvolvida por Denis Franco. Esta caneta se utiliza de um microcontrolador 8051 descrito em VHDL, o qual ainda carece de estruturas dedicadas com funções orientadas à testabilidade. Este trabalho exemplifica a integração de teste em um circuito eletrônico préprojetado. Neste caso específico, foi utilizado o microcontrolador 8051 fonte compatível que será inserido no contexto da caneta tradutora. O método utilizado apoiou-se na norma IEEE1149.1, destinada a definir uma infra-estrutura baseada na técnica do boundary scan para o teste de placas de circuito impresso. São apresentadas características de testabilidade desenvolvidas para o microcontrolador, utilizando-se a técnica do boundary scan em sua periferia e a técnica do scan path em seu núcleo. A inserção destas características de teste facilita a depuração e testes em nível de sistema, imaginando-se o sistema como algo maior, fazendo parte do sistema da caneta tradutora como um todo. São elaborados exemplos de testes, demonstrando a funcionalidade do circuito de teste inserido neste núcleo e a possibilidade de detecção de falhas em pontos distintos do sistema. Finalmente, avalia-se o custo associado à integração desta infra-estrutura de teste, tanto em termos de acréscimo de área em silício, quanto em termos de degradação de desempenho do sistema. 2007-06-06T17:27:55Z 2002 info:eu-repo/semantics/publishedVersion info:eu-repo/semantics/masterThesis http://hdl.handle.net/10183/3311 000385786 por info:eu-repo/semantics/openAccess application/pdf reponame:Biblioteca Digital de Teses e Dissertações da UFRGS instname:Universidade Federal do Rio Grande do Sul instacron:UFRGS |
collection |
NDLTD |
language |
Portuguese |
format |
Others
|
sources |
NDLTD |
topic |
Microeletrônica Testes : Circuitos integrados Sistemas digitais Microprocessadores Microcontroladores |
spellingShingle |
Microeletrônica Testes : Circuitos integrados Sistemas digitais Microprocessadores Microcontroladores Back, Eduardo Santos Inserção de testabilidade em um núcleo pré-projetado de um microcontrolador 8051 fonte compatível |
description |
No intuito de validar seus projetos de sistemas integrados, o Grupo de Microeletrônica da UFRGS tem investido na inserção de estruturas de teste nos núcleos de hardware que tem desenvolvido. Um exemplo de tal tipo de sistema é a “caneta tradutora”, especificada e parcialmente desenvolvida por Denis Franco. Esta caneta se utiliza de um microcontrolador 8051 descrito em VHDL, o qual ainda carece de estruturas dedicadas com funções orientadas à testabilidade. Este trabalho exemplifica a integração de teste em um circuito eletrônico préprojetado. Neste caso específico, foi utilizado o microcontrolador 8051 fonte compatível que será inserido no contexto da caneta tradutora. O método utilizado apoiou-se na norma IEEE1149.1, destinada a definir uma infra-estrutura baseada na técnica do boundary scan para o teste de placas de circuito impresso. São apresentadas características de testabilidade desenvolvidas para o microcontrolador, utilizando-se a técnica do boundary scan em sua periferia e a técnica do scan path em seu núcleo. A inserção destas características de teste facilita a depuração e testes em nível de sistema, imaginando-se o sistema como algo maior, fazendo parte do sistema da caneta tradutora como um todo. São elaborados exemplos de testes, demonstrando a funcionalidade do circuito de teste inserido neste núcleo e a possibilidade de detecção de falhas em pontos distintos do sistema. Finalmente, avalia-se o custo associado à integração desta infra-estrutura de teste, tanto em termos de acréscimo de área em silício, quanto em termos de degradação de desempenho do sistema. |
author2 |
Lubaszewski, Marcelo Soares |
author_facet |
Lubaszewski, Marcelo Soares Back, Eduardo Santos |
author |
Back, Eduardo Santos |
author_sort |
Back, Eduardo Santos |
title |
Inserção de testabilidade em um núcleo pré-projetado de um microcontrolador 8051 fonte compatível |
title_short |
Inserção de testabilidade em um núcleo pré-projetado de um microcontrolador 8051 fonte compatível |
title_full |
Inserção de testabilidade em um núcleo pré-projetado de um microcontrolador 8051 fonte compatível |
title_fullStr |
Inserção de testabilidade em um núcleo pré-projetado de um microcontrolador 8051 fonte compatível |
title_full_unstemmed |
Inserção de testabilidade em um núcleo pré-projetado de um microcontrolador 8051 fonte compatível |
title_sort |
inserção de testabilidade em um núcleo pré-projetado de um microcontrolador 8051 fonte compatível |
publishDate |
2007 |
url |
http://hdl.handle.net/10183/3311 |
work_keys_str_mv |
AT backeduardosantos insercaodetestabilidadeemumnucleopreprojetadodeummicrocontrolador8051fontecompativel |
_version_ |
1718934110119919616 |