Verifica??o e prototipa??o de redes intrachip : o estudo de caso Hermes-TB
Made available in DSpace on 2015-04-14T14:49:19Z (GMT). No. of bitstreams: 1 421786.pdf: 6104492 bytes, checksum: 1d8dad6aa25fe5104f08a43d444e3017 (MD5) Previous issue date: 2009-08-07 === O avan?o tecnol?gico atual do processo de constru??o de circuitos eletr?nicos possibilita a integra??o de mai...
Main Author: | |
---|---|
Other Authors: | |
Format: | Others |
Language: | Portuguese |
Published: |
Pontif?cia Universidade Cat?lica do Rio Grande do Sul
2015
|
Subjects: | |
Online Access: | http://tede2.pucrs.br/tede2/handle/tede/5081 |
id |
ndltd-IBICT-oai-tede2.pucrs.br-tede-5081 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-IBICT-oai-tede2.pucrs.br-tede-50812019-01-22T02:37:50Z Verifica??o e prototipa??o de redes intrachip : o estudo de caso Hermes-TB Bezerra, Jeronimo Cunha Calazans, Ney Laert Vilar INFORM?TICA ARQUITETURA DE REDES FPGA CIRCUITOS INTEGRADOS ROTEAMENTO - REDES DE COMPUTADORES CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO Made available in DSpace on 2015-04-14T14:49:19Z (GMT). No. of bitstreams: 1 421786.pdf: 6104492 bytes, checksum: 1d8dad6aa25fe5104f08a43d444e3017 (MD5) Previous issue date: 2009-08-07 O avan?o tecnol?gico atual do processo de constru??o de circuitos eletr?nicos possibilita a integra??o de mais de um bilh?o de componentes em um ?nico circuito integrado. Um circuito integrado no estado da arte ? um componente complexo constitu?do por numerosos m?dulos complexos conhecidos como n?cleos de propriedade intelectual. Circuitos integrados modernos cont?m dezenas ou centenas de n?cleos interconectados. Cada vez mais a interconex?o de n?cleos se faz atrav?s de estruturas de comunica??o complexas. Uma forma de organizar estas arquiteturas ? constru?-las sob a forma de uma rede intrachip. O uso de estruturas de comunica??o total ou parcialmente regulares tende a aumentar a escalabilidade e o grau de paralelismo da comunica??o em sistemas integrados complexos. Uma das caracter?sticas mais importantes de uma rede intrachip ? a sua topologia. Este trabalho aborda a verifica??o e a prototipa??o da rede intrachip Hermes-TB. Esta rede emprega topologia do tipo toro 2D bidirecional como forma de alcan?ar baixa lat?ncia e alta vaz?o a um custo de hardware reduzido. A verifica??o do projeto da Hermes-TB foi obtida aqui atrav?s da execu??o da simula??o com atrasos do projeto original, pois a proposta inicial da rede realizou a valida??o do projeto apenas atrav?s de simula??o funcional. Por outro lado a prototipa??o, aqui realizada sobre plataformas baseadas em FPGAs (do ingl?s, Field Programmable Gate Arrays) validou o projeto pela primeira vez em hardware. Ao final deste trabalho p?de-se ent?o confirmar a viabilidade de uso da rede intrachip Hermes-TB em circuitos reais. 2015-04-14T14:49:19Z 2010-03-17 2009-08-07 info:eu-repo/semantics/publishedVersion info:eu-repo/semantics/masterThesis BEZERRA, Jeronimo Cunha. Verifica??o e prototipa??o de redes intrachip : o estudo de caso Hermes-TB. 2009. 79 f. Disserta??o (Mestrado em Ci?ncia da Computa??o) - Pontif?cia Universidade Cat?lica do Rio Grande do Sul, Porto Alegre, 2009. http://tede2.pucrs.br/tede2/handle/tede/5081 por 1974996533081274470 500 600 1946639708616176246 info:eu-repo/semantics/openAccess application/pdf Pontif?cia Universidade Cat?lica do Rio Grande do Sul Programa de P?s-Gradua??o em Ci?ncia da Computa??o PUCRS BR Faculdade de Inform?ca reponame:Biblioteca Digital de Teses e Dissertações da PUC_RS instname:Pontifícia Universidade Católica do Rio Grande do Sul instacron:PUC_RS |
collection |
NDLTD |
language |
Portuguese |
format |
Others
|
sources |
NDLTD |
topic |
INFORM?TICA ARQUITETURA DE REDES FPGA CIRCUITOS INTEGRADOS ROTEAMENTO - REDES DE COMPUTADORES CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO |
spellingShingle |
INFORM?TICA ARQUITETURA DE REDES FPGA CIRCUITOS INTEGRADOS ROTEAMENTO - REDES DE COMPUTADORES CNPQ::CIENCIAS EXATAS E DA TERRA::CIENCIA DA COMPUTACAO Bezerra, Jeronimo Cunha Verifica??o e prototipa??o de redes intrachip : o estudo de caso Hermes-TB |
description |
Made available in DSpace on 2015-04-14T14:49:19Z (GMT). No. of bitstreams: 1
421786.pdf: 6104492 bytes, checksum: 1d8dad6aa25fe5104f08a43d444e3017 (MD5)
Previous issue date: 2009-08-07 === O avan?o tecnol?gico atual do processo de constru??o de circuitos eletr?nicos possibilita a integra??o de mais de um bilh?o de componentes em um ?nico circuito integrado. Um circuito integrado no estado da arte ? um componente complexo constitu?do por numerosos m?dulos complexos conhecidos como n?cleos de propriedade intelectual. Circuitos integrados modernos cont?m dezenas ou centenas de n?cleos interconectados. Cada vez mais a interconex?o de n?cleos se faz atrav?s de estruturas de comunica??o complexas. Uma forma de organizar estas arquiteturas ? constru?-las sob a forma de uma rede intrachip. O uso de estruturas de comunica??o total ou parcialmente regulares tende a aumentar a escalabilidade e o grau de paralelismo da comunica??o em sistemas integrados complexos. Uma das caracter?sticas mais importantes de uma rede intrachip ? a sua topologia. Este trabalho aborda a verifica??o e a prototipa??o da rede intrachip Hermes-TB. Esta rede emprega topologia do tipo toro 2D bidirecional como forma de alcan?ar baixa lat?ncia e alta vaz?o a um custo de hardware reduzido. A verifica??o do projeto da Hermes-TB foi obtida aqui atrav?s da execu??o da simula??o com atrasos do projeto original, pois a proposta inicial da rede realizou a valida??o do projeto apenas atrav?s de simula??o funcional. Por outro lado a prototipa??o, aqui realizada sobre plataformas baseadas em FPGAs (do ingl?s, Field Programmable Gate Arrays) validou o projeto pela primeira vez em hardware. Ao final deste trabalho p?de-se ent?o confirmar a viabilidade de uso da rede intrachip Hermes-TB em circuitos reais. |
author2 |
Calazans, Ney Laert Vilar |
author_facet |
Calazans, Ney Laert Vilar Bezerra, Jeronimo Cunha |
author |
Bezerra, Jeronimo Cunha |
author_sort |
Bezerra, Jeronimo Cunha |
title |
Verifica??o e prototipa??o de redes intrachip : o estudo de caso Hermes-TB |
title_short |
Verifica??o e prototipa??o de redes intrachip : o estudo de caso Hermes-TB |
title_full |
Verifica??o e prototipa??o de redes intrachip : o estudo de caso Hermes-TB |
title_fullStr |
Verifica??o e prototipa??o de redes intrachip : o estudo de caso Hermes-TB |
title_full_unstemmed |
Verifica??o e prototipa??o de redes intrachip : o estudo de caso Hermes-TB |
title_sort |
verifica??o e prototipa??o de redes intrachip : o estudo de caso hermes-tb |
publisher |
Pontif?cia Universidade Cat?lica do Rio Grande do Sul |
publishDate |
2015 |
url |
http://tede2.pucrs.br/tede2/handle/tede/5081 |
work_keys_str_mv |
AT bezerrajeronimocunha verificaoeprototipaoderedesintrachipoestudodecasohermestb |
_version_ |
1718953422355431424 |