Teste de SRAMs baseado na integra??o de March teste e sensores de corrente on-chip
Made available in DSpace on 2015-04-14T13:56:20Z (GMT). No. of bitstreams: 1 425449.pdf: 1505039 bytes, checksum: 6f49f42dd2094687edefde36dcdef070 (MD5) Previous issue date: 2010-03-25 === Atualmente ? poss?vel observar que a ?rea dedicada a elementos de mem?ria em sistemas embarcados (Systems-on-...
Main Author: | |
---|---|
Other Authors: | |
Format: | Others |
Language: | Portuguese |
Published: |
Pontif?cia Universidade Cat?lica do Rio Grande do Sul
2015
|
Subjects: | |
Online Access: | http://tede2.pucrs.br/tede2/handle/tede/3030 |
id |
ndltd-IBICT-oai-tede2.pucrs.br-tede-3030 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-IBICT-oai-tede2.pucrs.br-tede-30302019-01-22T02:31:07Z Teste de SRAMs baseado na integra??o de March teste e sensores de corrente on-chip Quispe, Ra?l Dar?o Chipana Vargas, Fabian Luis MICROELETR?NICA CIRCUITOS INTEGRADOS CIRCUITOS ELETR?NICOS TOLER?NCIA A FALHAS (INFORM?TICA) ALGORITMOS CNPQ::ENGENHARIAS Made available in DSpace on 2015-04-14T13:56:20Z (GMT). No. of bitstreams: 1 425449.pdf: 1505039 bytes, checksum: 6f49f42dd2094687edefde36dcdef070 (MD5) Previous issue date: 2010-03-25 Atualmente ? poss?vel observar que a ?rea dedicada a elementos de mem?ria em sistemas embarcados (Systems-on-Chip, SoC) ocupa a maior por??o dos circuitos integrados e com o avan?o da tecnologia Very Deep Sub-Micron (VDSM), ? poss?vel integrar milh?es de transistores em uma ?nica ?rea de sil?cio. O fato desta elevada integra??o faz com que surjam novos tipos de defeitos durante a fabrica??o das mem?rias. Assim estes novos desafios exigem o desenvolvimento de novas metodologias de teste de SRAMs capazes n?o s? de detectarem defeitos associados a modelos funcionais, e tamb?m associados a resistive-open defects. Neste contexto, o desenvolvimento de novos e mais eficientes metodologias de teste de mem?ria ? extremamente importante para garantir tanto a qualidade do processo de fabrica??o como o seu correto funcionamento em campo. Assim, o objetivo deste trabalho ? desenvolver uma metodologia de teste que combina um algoritmo simplificado de March com sensores on-chip que monitoram o consumo de corrente est?tica da mem?ria. A avalia??o da viabilidade e efici?ncia da metodologia de teste proposta neste trabalho foi feita baseada em simula??es el?tricas de modelos de falhas aplicadas a um bloco de SRAM. Estas simula??es foram desenvolvidas com HSPICE e CosmosScope em ambiente Synopsys. A partir dos resultados obtidos, foi poss?vel verificar a capacidade de detec??o das falhas permanentes modeladas. A vantagem desta metodologia reside no desenvolvimento de um algoritmo h?brido de teste de mem?rias baseado fundamentalmente nos monitoramentos da tens?o (atrav?s de elementos March) e da corrente est?tica (atrav?s de sensores de corrente on-chip). O resultado desta combina??o ? um novo algoritmo de teste de SRAMs menos complexo, isto ?, capaz de detectar falhas em menor tempo de teste quando comparado com algoritmos existentes, ao passo que garante a mesma cobertura de falhas. 2015-04-14T13:56:20Z 2010-08-25 2010-03-25 info:eu-repo/semantics/publishedVersion info:eu-repo/semantics/masterThesis http://tede2.pucrs.br/tede2/handle/tede/3030 por 207662918905964549 500 600 -655770572761439785 info:eu-repo/semantics/openAccess application/pdf Pontif?cia Universidade Cat?lica do Rio Grande do Sul Programa de P?s-Gradua??o em Engenharia El?trica PUCRS BR Faculdade de Engenharia reponame:Biblioteca Digital de Teses e Dissertações da PUC_RS instname:Pontifícia Universidade Católica do Rio Grande do Sul instacron:PUC_RS |
collection |
NDLTD |
language |
Portuguese |
format |
Others
|
sources |
NDLTD |
topic |
MICROELETR?NICA CIRCUITOS INTEGRADOS CIRCUITOS ELETR?NICOS TOLER?NCIA A FALHAS (INFORM?TICA) ALGORITMOS CNPQ::ENGENHARIAS |
spellingShingle |
MICROELETR?NICA CIRCUITOS INTEGRADOS CIRCUITOS ELETR?NICOS TOLER?NCIA A FALHAS (INFORM?TICA) ALGORITMOS CNPQ::ENGENHARIAS Quispe, Ra?l Dar?o Chipana Teste de SRAMs baseado na integra??o de March teste e sensores de corrente on-chip |
description |
Made available in DSpace on 2015-04-14T13:56:20Z (GMT). No. of bitstreams: 1
425449.pdf: 1505039 bytes, checksum: 6f49f42dd2094687edefde36dcdef070 (MD5)
Previous issue date: 2010-03-25 === Atualmente ? poss?vel observar que a ?rea dedicada a elementos de mem?ria em sistemas embarcados (Systems-on-Chip, SoC) ocupa a maior por??o dos circuitos integrados e com o avan?o da tecnologia Very Deep Sub-Micron (VDSM), ? poss?vel integrar milh?es de transistores em uma ?nica ?rea de sil?cio. O fato desta elevada integra??o faz com que surjam novos tipos de defeitos durante a fabrica??o das mem?rias. Assim estes novos desafios exigem o desenvolvimento de novas metodologias de teste de SRAMs capazes n?o s? de detectarem defeitos associados a modelos funcionais, e tamb?m associados a resistive-open defects. Neste contexto, o desenvolvimento de novos e mais eficientes metodologias de teste de mem?ria ? extremamente importante para garantir tanto a qualidade do processo de fabrica??o como o seu correto funcionamento em campo. Assim, o objetivo deste trabalho ? desenvolver uma metodologia de teste que combina um algoritmo simplificado de March com sensores on-chip que monitoram o consumo de corrente est?tica da mem?ria. A avalia??o da viabilidade e efici?ncia da metodologia de teste proposta neste trabalho foi feita baseada em simula??es el?tricas de modelos de falhas aplicadas a um bloco de SRAM. Estas simula??es foram desenvolvidas com HSPICE e CosmosScope em ambiente Synopsys. A partir dos resultados obtidos, foi poss?vel verificar a capacidade de detec??o das falhas permanentes modeladas. A vantagem desta metodologia reside no desenvolvimento de um algoritmo h?brido de teste de mem?rias baseado fundamentalmente nos monitoramentos da tens?o (atrav?s de elementos March) e da corrente est?tica (atrav?s de sensores de corrente on-chip). O resultado desta combina??o ? um novo algoritmo de teste de SRAMs menos complexo, isto ?, capaz de detectar falhas em menor tempo de teste quando comparado com algoritmos existentes, ao passo que garante a mesma cobertura de falhas. |
author2 |
Vargas, Fabian Luis |
author_facet |
Vargas, Fabian Luis Quispe, Ra?l Dar?o Chipana |
author |
Quispe, Ra?l Dar?o Chipana |
author_sort |
Quispe, Ra?l Dar?o Chipana |
title |
Teste de SRAMs baseado na integra??o de March teste e sensores de corrente on-chip |
title_short |
Teste de SRAMs baseado na integra??o de March teste e sensores de corrente on-chip |
title_full |
Teste de SRAMs baseado na integra??o de March teste e sensores de corrente on-chip |
title_fullStr |
Teste de SRAMs baseado na integra??o de March teste e sensores de corrente on-chip |
title_full_unstemmed |
Teste de SRAMs baseado na integra??o de March teste e sensores de corrente on-chip |
title_sort |
teste de srams baseado na integra??o de march teste e sensores de corrente on-chip |
publisher |
Pontif?cia Universidade Cat?lica do Rio Grande do Sul |
publishDate |
2015 |
url |
http://tede2.pucrs.br/tede2/handle/tede/3030 |
work_keys_str_mv |
AT quisperaldarochipana testedesramsbaseadonaintegraodemarchtesteesensoresdecorrenteonchip |
_version_ |
1718951803450556416 |