Uma arquitetura de processamento paralelo para implementação de um trigger nível zero para instrumentação nuclear

Orientador: José Antonio Siqueira Dias === Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Elétrica e de Computação === Made available in DSpace on 2018-08-22T02:05:02Z (GMT). No. of bitstreams: 1 Guimaraes_HomeroLuz_D.pdf: 8320554 bytes, checksum: cbec86ea8c9ee3ad275ba...

Full description

Bibliographic Details
Main Author: Guimarães, Homero Luz
Other Authors: UNIVERSIDADE ESTADUAL DE CAMPINAS
Format: Others
Language:Portuguese
Published: [s.n.] 2013
Subjects:
Online Access:GUIMARÃES, Homero Luz. Uma arquitetura de processamento paralelo para implementação de um trigger nível zero para instrumentação nuclear. 2013. 134 p. Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Elétrica e de Computação, Campinas, SP. Disponível em: <http://www.repositorio.unicamp.br/handle/REPOSIP/260880>. Acesso em: 21 ago. 2018.
http://repositorio.unicamp.br/jspui/handle/REPOSIP/260880
id ndltd-IBICT-oai-repositorio.unicamp.br-REPOSIP-260880
record_format oai_dc
collection NDLTD
language Portuguese
format Others
sources NDLTD
topic Detectores de partículas sensiveis a posição
Detectores nucleares
Circuitos integrados
Circuitos integrados lineares
Circuitos integrados digitais
Particle detectors position sensitive
Nuclear detectors
Integrated circuits
Linear integrated circuits
Digital integrated circuits
spellingShingle Detectores de partículas sensiveis a posição
Detectores nucleares
Circuitos integrados
Circuitos integrados lineares
Circuitos integrados digitais
Particle detectors position sensitive
Nuclear detectors
Integrated circuits
Linear integrated circuits
Digital integrated circuits
Guimarães, Homero Luz
Uma arquitetura de processamento paralelo para implementação de um trigger nível zero para instrumentação nuclear
description Orientador: José Antonio Siqueira Dias === Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Elétrica e de Computação === Made available in DSpace on 2018-08-22T02:05:02Z (GMT). No. of bitstreams: 1 Guimaraes_HomeroLuz_D.pdf: 8320554 bytes, checksum: cbec86ea8c9ee3ad275baa5f37860192 (MD5) Previous issue date: 2013 === Resumo: Os experimentos em Física de alta energia tem se beneficiado enormemente do progresso alcançado na área de Microeletrônica, pois isto tem proporcionado a criação de detectores mais acurados e circuitos de processamento de sinais analógico/digitais cada vez mais rápidos e precisos. A redução no comprimento mínimo de canal dos processos CMOS além de proporcionar maior velocidade e precisão também reduz a área usada por cada canal, o que permite a implementação de mais canais numa mesma pastilha. Com um numero maior de canais por pastilha, com um mesmo numero de chips podemos programar um numero maior de canais do que anteriormente possível e com isso os físicos podem realizar uma reconstrução da trajetória de maneira mais precisa. Este Trabalho descreve uma proposta para o Trigger de nível zero baseando-se nas especificações disponíveis do Experimento Dzero no Fermi National Accelerator Laboraty (FERMILAB). Este trabalho descreve o projeto e implementação de um front-end analógico que detecta a carga provida pelo VLPC (detector luminoso usado no Dzero) seguida por um comparador de alta velocidade que fornece um nível lógico para um processador digital. O processador digital por sua vez usa uma arquitetura de processadores paralelos que, comunicando-se entre si são capazes de estimar a trajetória de partículas baseando-se em dados inicias programados a partir de simulações do detector feitas em computadores pelos Físicos. Tanto o bloco analógico quanto o processador digital foram implementados usando-se o processo CMOS90 da IBM === Abstract: The experiments in high-energy physics has benefited greatly from the progress made in the area of Microelectronics, since it has provided the creation of more accurate detectors and analog / digital signal processing circuits that are increasingly fast and accurate. The reduction in the minimum length of the channel in modern CMOS processes while providing greater speed and precision also reduces the area used by each channel, which enables the implementation of more channels on the same chip. With a larger number of channels per chip, we can with the same number of chips implement a larger number of channels than previously possible and with that physicists can perform a reconstruction of the trajectory more accurately. This work describes a proposal for a Trigger level zero based on the available specifications of the DZero experiment at the Fermi National Accelerator Laboraty (FERMILAB). In the following pages the design and implementation of an analog front-end that detects the charge provided by the VLPC detector followed by a high-speed comparator that provides a logical level to a digital processor are described. The digital processor in turn uses an architecture of parallel processors that communicate with each other are able in order to estimate the trajectory of particles based on initial data loaded in RAM based on simulations of the detector geometry made by physicists. Both the analog block and the digital processor are implemented using the IBM CMOS90 process === Doutorado === Eletrônica, Microeletrônica e Optoeletrônica === Doutor em Engenharia Elétrica
author2 UNIVERSIDADE ESTADUAL DE CAMPINAS
author_facet UNIVERSIDADE ESTADUAL DE CAMPINAS
Guimarães, Homero Luz
author Guimarães, Homero Luz
author_sort Guimarães, Homero Luz
title Uma arquitetura de processamento paralelo para implementação de um trigger nível zero para instrumentação nuclear
title_short Uma arquitetura de processamento paralelo para implementação de um trigger nível zero para instrumentação nuclear
title_full Uma arquitetura de processamento paralelo para implementação de um trigger nível zero para instrumentação nuclear
title_fullStr Uma arquitetura de processamento paralelo para implementação de um trigger nível zero para instrumentação nuclear
title_full_unstemmed Uma arquitetura de processamento paralelo para implementação de um trigger nível zero para instrumentação nuclear
title_sort uma arquitetura de processamento paralelo para implementação de um trigger nível zero para instrumentação nuclear
publisher [s.n.]
publishDate 2013
url GUIMARÃES, Homero Luz. Uma arquitetura de processamento paralelo para implementação de um trigger nível zero para instrumentação nuclear. 2013. 134 p. Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Elétrica e de Computação, Campinas, SP. Disponível em: <http://www.repositorio.unicamp.br/handle/REPOSIP/260880>. Acesso em: 21 ago. 2018.
http://repositorio.unicamp.br/jspui/handle/REPOSIP/260880
work_keys_str_mv AT guimaraeshomeroluz umaarquiteturadeprocessamentoparaleloparaimplementacaodeumtriggernivelzeroparainstrumentacaonuclear
AT guimaraeshomeroluz aparallelprocessingarchitecturefortheimplementationofalevelzerotriggerfornuclearinstrumentation
_version_ 1718883105797832704
spelling ndltd-IBICT-oai-repositorio.unicamp.br-REPOSIP-2608802019-01-21T21:19:53Z Uma arquitetura de processamento paralelo para implementação de um trigger nível zero para instrumentação nuclear A parallel processing architecture for the implementation of a level zero trigger for nuclear instrumentation Guimarães, Homero Luz UNIVERSIDADE ESTADUAL DE CAMPINAS Dias, José Antonio Siqueira, 1954- Finco, Saulo Leite, Rogerio Lara Ferreira, Elnatan Chagas Moraes, Wilmar Bueno de Detectores de partículas sensiveis a posição Detectores nucleares Circuitos integrados Circuitos integrados lineares Circuitos integrados digitais Particle detectors position sensitive Nuclear detectors Integrated circuits Linear integrated circuits Digital integrated circuits Orientador: José Antonio Siqueira Dias Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Elétrica e de Computação Made available in DSpace on 2018-08-22T02:05:02Z (GMT). No. of bitstreams: 1 Guimaraes_HomeroLuz_D.pdf: 8320554 bytes, checksum: cbec86ea8c9ee3ad275baa5f37860192 (MD5) Previous issue date: 2013 Resumo: Os experimentos em Física de alta energia tem se beneficiado enormemente do progresso alcançado na área de Microeletrônica, pois isto tem proporcionado a criação de detectores mais acurados e circuitos de processamento de sinais analógico/digitais cada vez mais rápidos e precisos. A redução no comprimento mínimo de canal dos processos CMOS além de proporcionar maior velocidade e precisão também reduz a área usada por cada canal, o que permite a implementação de mais canais numa mesma pastilha. Com um numero maior de canais por pastilha, com um mesmo numero de chips podemos programar um numero maior de canais do que anteriormente possível e com isso os físicos podem realizar uma reconstrução da trajetória de maneira mais precisa. Este Trabalho descreve uma proposta para o Trigger de nível zero baseando-se nas especificações disponíveis do Experimento Dzero no Fermi National Accelerator Laboraty (FERMILAB). Este trabalho descreve o projeto e implementação de um front-end analógico que detecta a carga provida pelo VLPC (detector luminoso usado no Dzero) seguida por um comparador de alta velocidade que fornece um nível lógico para um processador digital. O processador digital por sua vez usa uma arquitetura de processadores paralelos que, comunicando-se entre si são capazes de estimar a trajetória de partículas baseando-se em dados inicias programados a partir de simulações do detector feitas em computadores pelos Físicos. Tanto o bloco analógico quanto o processador digital foram implementados usando-se o processo CMOS90 da IBM Abstract: The experiments in high-energy physics has benefited greatly from the progress made in the area of Microelectronics, since it has provided the creation of more accurate detectors and analog / digital signal processing circuits that are increasingly fast and accurate. The reduction in the minimum length of the channel in modern CMOS processes while providing greater speed and precision also reduces the area used by each channel, which enables the implementation of more channels on the same chip. With a larger number of channels per chip, we can with the same number of chips implement a larger number of channels than previously possible and with that physicists can perform a reconstruction of the trajectory more accurately. This work describes a proposal for a Trigger level zero based on the available specifications of the DZero experiment at the Fermi National Accelerator Laboraty (FERMILAB). In the following pages the design and implementation of an analog front-end that detects the charge provided by the VLPC detector followed by a high-speed comparator that provides a logical level to a digital processor are described. The digital processor in turn uses an architecture of parallel processors that communicate with each other are able in order to estimate the trajectory of particles based on initial data loaded in RAM based on simulations of the detector geometry made by physicists. Both the analog block and the digital processor are implemented using the IBM CMOS90 process Doutorado Eletrônica, Microeletrônica e Optoeletrônica Doutor em Engenharia Elétrica 2013 2018-08-22T02:05:02Z 2018-08-22T02:05:02Z info:eu-repo/semantics/publishedVersion info:eu-repo/semantics/doctoralThesis GUIMARÃES, Homero Luz. Uma arquitetura de processamento paralelo para implementação de um trigger nível zero para instrumentação nuclear. 2013. 134 p. Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Elétrica e de Computação, Campinas, SP. Disponível em: <http://www.repositorio.unicamp.br/handle/REPOSIP/260880>. Acesso em: 21 ago. 2018. http://repositorio.unicamp.br/jspui/handle/REPOSIP/260880 por info:eu-repo/semantics/openAccess 134 p. : il. application/pdf [s.n.] Universidade Estadual de Campinas. Faculdade de Engenharia Elétrica e de Computação Programa de Pós-Graduação em Engenharia Elétrica reponame:Repositório Institucional da Unicamp instname:Universidade Estadual de Campinas instacron:UNICAMP