Codificador para sistema MCP-30 usando tecnica de aproximação sucessiva

Orientador: Rege Romeu Scarabucci === Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia de Campinas === Made available in DSpace on 2018-07-15T04:15:58Z (GMT). No. of bitstreams: 1 Rodrigues_AntonioVivaldi_M.pdf: 5060443 bytes, checksum: d7f4b8e774250b6d476cbb7832ae...

Full description

Bibliographic Details
Main Author: Rodrigues, Antonio Vivaldi
Other Authors: UNIVERSIDADE ESTADUAL DE CAMPINAS
Format: Others
Language:Portuguese
Published: [s.n.] 1978
Subjects:
Online Access:RODRIGUES, Antonio Vivaldi. Codificador para sistema MCP-30 usando tecnica de aproximação sucessiva. 1978. 1v. (não paginado). Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia de Campinas, Campinas, SP. Disponível em: <http://www.repositorio.unicamp.br/handle/REPOSIP/259764>. Acesso em: 15 jul. 2018.
http://repositorio.unicamp.br/jspui/handle/REPOSIP/259764
Description
Summary:Orientador: Rege Romeu Scarabucci === Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia de Campinas === Made available in DSpace on 2018-07-15T04:15:58Z (GMT). No. of bitstreams: 1 Rodrigues_AntonioVivaldi_M.pdf: 5060443 bytes, checksum: d7f4b8e774250b6d476cbb7832ae9e8e (MD5) Previous issue date: 1978 === Resumo: Este trabalho consiste do projeto,da montagem e de testes de um codificador não-linear de 8 bits para sistemas MCP de 30 canais e que opera na velocidade de 3,9µs por amostra. É feito um estudo inicial das várias maneiras pelas quais codificadores não-lineares podem ser implementados, optando-se, ao final da discussão, por um codificador que utiliza a técnicas de aproximação sucessiva e ganho 1 ou 16. Foi desenvolvida uma técnica de cálculo de Relação Sina1/Ruído para CODEC' s, puramente baseada nos níveis de codificação e de decodificação. Deste modo, esta técnica permite calcular o desempenho de CODEC's para qualquer lei de compressão e para qualquer tipo de sinal modu1ador. Para o codificador projetado, é feito um estudo extensivo das degradações impostas por diversas fontes de erro. Os testes preliminares efetuados mostram que o codif1cador construído apresenta desempenho satisfat6rio e que, com um melhor layout de circuito, pode ser industrializado === Abstract: Not informed. === Mestrado === Mestre em Engenharia Elétrica