Arquitetura em pipeline para o alogaritmo de Canny em uma plataforma VHDL/FPGA
Orientador : Prof. Dr. Eduardo Todt === Dissertação (mestrado) - Universidade Federal do Paraná, Setor de Ciências Exatas, Programa de Pós-Graduação em Informática. Defesa: Curitiba, 16/09/2014 === Inclui referências === Resumo: Os algoritmos de detecção de bordas necessitam de um poder muito alto d...
Main Author: | Vidal, Leonardo de Amaral |
---|---|
Other Authors: | Todt, Eduardo |
Format: | Others |
Language: | Portuguese |
Published: |
2015
|
Subjects: | |
Online Access: | http://hdl.handle.net/1884/36966 |
Similar Items
-
Uma plataforma robusta para gerência de recursos em nuvens IaaS
by: Heimovski, Gustavo Bassil
Published: (2017) -
Tratamento de requisitos não-funcionais em sistemas de tempo-real embarcados implementados em VHDL/FPGA
by: Leite, Marcela
Published: (2016) -
Projeto e implementa??o em FPGA de um processador com conjunto de instru??o reconfigur?vel utilizando VHDL
by: Casillo, Leonardo Augusto
Published: (2014) -
Phoenis : um componente relacional para plataformas de armazenamento em nuvem
by: Arnaut, Davi Einstein Melges
Published: (2017) -
Paralelização do detector de Bordas Canny para a Biblioteca ITK utilizando Cuda
by: Lourenço, Luis Henrique Alves
Published: (2012)