Simulação da arquitetura do processador de imagem em pipeline NEC "mu" Pd 7281

O objetivo deste trabalho é mostrar os resultados obtidos com a simulação do Processador de Imagem em Pipeline, NEC UPD 7281, em termos de desempenho. O processador simulado é uma máquina de computação a fluxo de dados. Entretanto, este não pode ser considerado uma máquina a fluxo de dados clássica,...

Full description

Bibliographic Details
Main Author: Ivsen Platcheck
Other Authors: Osamu Saotome
Format: Others
Language:Portuguese
Published: Instituto Tecnológico de Aeronáutica 1991
Subjects:
Online Access:http://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=1809
id ndltd-IBICT-oai-agregador.ibict.br.BDTD_ITA-oai-ita.br-1809
record_format oai_dc
spelling ndltd-IBICT-oai-agregador.ibict.br.BDTD_ITA-oai-ita.br-18092019-01-22T03:12:48Z Simulação da arquitetura do processador de imagem em pipeline NEC "mu" Pd 7281 Ivsen Platcheck Osamu Saotome Unidades centrais de processamento Multiprocessamento (computadores) Arquitetura (computadores) Processamento de imagens Componentes de computadores Análise de fluxo de dados Computação O objetivo deste trabalho é mostrar os resultados obtidos com a simulação do Processador de Imagem em Pipeline, NEC UPD 7281, em termos de desempenho. O processador simulado é uma máquina de computação a fluxo de dados. Entretanto, este não pode ser considerado uma máquina a fluxo de dados clássica, pois possui algumas diferenças com relação ao modelo clássico. Para mostrar isto, o texto introduzo modelo de computação a fluxo de dados, dando enfoque para o módulo em si, para as arquiteturas e para as linguagens de programação a fluxo de dados. A arquitetura do Processador de Imagem em Pipeline é mostrada com detalhes aonde os módulos de processador são descritos. São mostradas as diferenças básicas entre a arquitetura do processador NEC UPD 7281 e o modelo de computação a fluxo de dados clássico. Para medida de desempenho do processador, foram executados, pelo simulador, programas de aplicação com algumas possibilidades de testes. Os programas foram rodados em multiprocessadores em anel de diversos tamanhos, em número de processadores. Para cada número de processadores, os programas foram testados para executar apenas um conjunto de dados e para processar listas de dados. As primeiras medidas foram referentes ao latência do sistema, isto é, o tempo para que o primeiro resultado saia, e a segunda medida é a qualidade de resultados que o anel produz a cada 100 ciclos. Estas medidas fornecem subsídios para buscar a melhor maneira de programar o processador simulado. 1991-10-01 info:eu-repo/semantics/publishedVersion info:eu-repo/semantics/masterThesis http://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=1809 por info:eu-repo/semantics/openAccess application/pdf Instituto Tecnológico de Aeronáutica reponame:Biblioteca Digital de Teses e Dissertações do ITA instname:Instituto Tecnológico de Aeronáutica instacron:ITA
collection NDLTD
language Portuguese
format Others
sources NDLTD
topic Unidades centrais de processamento
Multiprocessamento (computadores)
Arquitetura (computadores)
Processamento de imagens
Componentes de computadores
Análise de fluxo de dados
Computação
spellingShingle Unidades centrais de processamento
Multiprocessamento (computadores)
Arquitetura (computadores)
Processamento de imagens
Componentes de computadores
Análise de fluxo de dados
Computação
Ivsen Platcheck
Simulação da arquitetura do processador de imagem em pipeline NEC "mu" Pd 7281
description O objetivo deste trabalho é mostrar os resultados obtidos com a simulação do Processador de Imagem em Pipeline, NEC UPD 7281, em termos de desempenho. O processador simulado é uma máquina de computação a fluxo de dados. Entretanto, este não pode ser considerado uma máquina a fluxo de dados clássica, pois possui algumas diferenças com relação ao modelo clássico. Para mostrar isto, o texto introduzo modelo de computação a fluxo de dados, dando enfoque para o módulo em si, para as arquiteturas e para as linguagens de programação a fluxo de dados. A arquitetura do Processador de Imagem em Pipeline é mostrada com detalhes aonde os módulos de processador são descritos. São mostradas as diferenças básicas entre a arquitetura do processador NEC UPD 7281 e o modelo de computação a fluxo de dados clássico. Para medida de desempenho do processador, foram executados, pelo simulador, programas de aplicação com algumas possibilidades de testes. Os programas foram rodados em multiprocessadores em anel de diversos tamanhos, em número de processadores. Para cada número de processadores, os programas foram testados para executar apenas um conjunto de dados e para processar listas de dados. As primeiras medidas foram referentes ao latência do sistema, isto é, o tempo para que o primeiro resultado saia, e a segunda medida é a qualidade de resultados que o anel produz a cada 100 ciclos. Estas medidas fornecem subsídios para buscar a melhor maneira de programar o processador simulado.
author2 Osamu Saotome
author_facet Osamu Saotome
Ivsen Platcheck
author Ivsen Platcheck
author_sort Ivsen Platcheck
title Simulação da arquitetura do processador de imagem em pipeline NEC "mu" Pd 7281
title_short Simulação da arquitetura do processador de imagem em pipeline NEC "mu" Pd 7281
title_full Simulação da arquitetura do processador de imagem em pipeline NEC "mu" Pd 7281
title_fullStr Simulação da arquitetura do processador de imagem em pipeline NEC "mu" Pd 7281
title_full_unstemmed Simulação da arquitetura do processador de imagem em pipeline NEC "mu" Pd 7281
title_sort simulação da arquitetura do processador de imagem em pipeline nec "mu" pd 7281
publisher Instituto Tecnológico de Aeronáutica
publishDate 1991
url http://www.bd.bibl.ita.br/tde_busca/arquivo.php?codArquivo=1809
work_keys_str_mv AT ivsenplatcheck simulacaodaarquiteturadoprocessadordeimagemempipelinenecmupd7281
_version_ 1718961113317507072