Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC

Avec l'essor des nouvelles technologies d'intégration sur silicium submicroniques, la consommation de puissance dans les systèmes sur puce multiprocesseur (MPSoC) est devenue un facteur primordial au niveau du flot de conception. La prise en considération de ce facteur clé dés les première...

Full description

Bibliographic Details
Main Author: Rethinagiri, Santhosh Kumar
Language:ENG
Published: Université de Valenciennes et du Hainaut-Cambresis 2013
Subjects:
TLM
Online Access:http://tel.archives-ouvertes.fr/tel-00943272
http://tel.archives-ouvertes.fr/docs/00/94/32/72/PDF/Rethinagiri_Santosh2.pdf
id ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-00943272
record_format oai_dc
spelling ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-009432722014-04-02T03:31:03Z http://tel.archives-ouvertes.fr/tel-00943272 2013VALE0006 http://tel.archives-ouvertes.fr/docs/00/94/32/72/PDF/Rethinagiri_Santosh2.pdf Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC Rethinagiri, Santhosh Kumar [SPI:OTHER] Engineering Sciences/Other [SPI:OTHER] Sciences de l'ingénieur/Autre [INFO:INFO_OH] Computer Science/Other [INFO:INFO_OH] Informatique/Autre [INFO:INFO_ES] Computer Science/Embedded Systems [INFO:INFO_ES] Informatique/Systèmes embarqués MPSoC Analyse fonctionnelle de la puissance Technique de simulation au niveau transactionnel Power estimation System-Level Simulation TLM Avec l'essor des nouvelles technologies d'intégration sur silicium submicroniques, la consommation de puissance dans les systèmes sur puce multiprocesseur (MPSoC) est devenue un facteur primordial au niveau du flot de conception. La prise en considération de ce facteur clé dés les premières phases de conception, joue un rôle primordial puisqu'elle permet d'augmenter la fiabilité des composants et de réduire le temps d'arrivée sur le marché du produit final. Dans cette thèse, nous proposons une méthodologie efficace pour l'estimation de la consommation de puissance des plateformes MPSoC. Cette méthodologie repose sur une combinaison d'une analyse fonctionnelle de la puissance (FLPA) pour l'obtention des modèles de consommation et d'une technique de simulation au niveau transactionnel (TLM) pour calculer la puissance de l'ensemble du système. Fondamentalement, FLPA est proposée pour modéliser le comportement des processeurs en terme de consommation afin d'obtenir des modèles paramétrés de haut niveau. Dans ce travail, FLPA est étendue pour mettre en place des modèles de puissance génériques pour les différentes parties du système (mémoire, logique reconfigurable, etc.). En outre, un environnement de simulation a été développé au niveau transactionnel afin d'évaluer avec précision les activités utilisées dans les modèles de consommation. La combinaison de ces deux parties conduit à une estimation de la puissance hybride qui donne un meilleur compromis entre la précision et la vitesse. La méthodologie proposée a plusieurs avantages: elle estime la consommation du système embarqué dans tous ses éléments et conduit à des estimations précises sans matériel coûteux et complexe. La méthodologie proposée est évolutive pour explorer des architectures complexes embarquées. Notre outil d'estimation de puissance au niveau du système PETS (Power Estimation Tool at System-level) est développé sur la base de la méthodologie proposée. L'efficacité de notre outil PETS en termes de précision et rapidité est validée par des architectures embarquées monoprocesseur et multiprocesseur conçues autour des plateformes OMAP (3530 et 5912) et FPGA Pro Xilinx Virtex II. 2013-03-14 ENG PhD thesis Université de Valenciennes et du Hainaut-Cambresis
collection NDLTD
language ENG
sources NDLTD
topic [SPI:OTHER] Engineering Sciences/Other
[SPI:OTHER] Sciences de l'ingénieur/Autre
[INFO:INFO_OH] Computer Science/Other
[INFO:INFO_OH] Informatique/Autre
[INFO:INFO_ES] Computer Science/Embedded Systems
[INFO:INFO_ES] Informatique/Systèmes embarqués
MPSoC
Analyse fonctionnelle de la puissance
Technique de simulation au niveau transactionnel
Power estimation
System-Level
Simulation
TLM
spellingShingle [SPI:OTHER] Engineering Sciences/Other
[SPI:OTHER] Sciences de l'ingénieur/Autre
[INFO:INFO_OH] Computer Science/Other
[INFO:INFO_OH] Informatique/Autre
[INFO:INFO_ES] Computer Science/Embedded Systems
[INFO:INFO_ES] Informatique/Systèmes embarqués
MPSoC
Analyse fonctionnelle de la puissance
Technique de simulation au niveau transactionnel
Power estimation
System-Level
Simulation
TLM
Rethinagiri, Santhosh Kumar
Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC
description Avec l'essor des nouvelles technologies d'intégration sur silicium submicroniques, la consommation de puissance dans les systèmes sur puce multiprocesseur (MPSoC) est devenue un facteur primordial au niveau du flot de conception. La prise en considération de ce facteur clé dés les premières phases de conception, joue un rôle primordial puisqu'elle permet d'augmenter la fiabilité des composants et de réduire le temps d'arrivée sur le marché du produit final. Dans cette thèse, nous proposons une méthodologie efficace pour l'estimation de la consommation de puissance des plateformes MPSoC. Cette méthodologie repose sur une combinaison d'une analyse fonctionnelle de la puissance (FLPA) pour l'obtention des modèles de consommation et d'une technique de simulation au niveau transactionnel (TLM) pour calculer la puissance de l'ensemble du système. Fondamentalement, FLPA est proposée pour modéliser le comportement des processeurs en terme de consommation afin d'obtenir des modèles paramétrés de haut niveau. Dans ce travail, FLPA est étendue pour mettre en place des modèles de puissance génériques pour les différentes parties du système (mémoire, logique reconfigurable, etc.). En outre, un environnement de simulation a été développé au niveau transactionnel afin d'évaluer avec précision les activités utilisées dans les modèles de consommation. La combinaison de ces deux parties conduit à une estimation de la puissance hybride qui donne un meilleur compromis entre la précision et la vitesse. La méthodologie proposée a plusieurs avantages: elle estime la consommation du système embarqué dans tous ses éléments et conduit à des estimations précises sans matériel coûteux et complexe. La méthodologie proposée est évolutive pour explorer des architectures complexes embarquées. Notre outil d'estimation de puissance au niveau du système PETS (Power Estimation Tool at System-level) est développé sur la base de la méthodologie proposée. L'efficacité de notre outil PETS en termes de précision et rapidité est validée par des architectures embarquées monoprocesseur et multiprocesseur conçues autour des plateformes OMAP (3530 et 5912) et FPGA Pro Xilinx Virtex II.
author Rethinagiri, Santhosh Kumar
author_facet Rethinagiri, Santhosh Kumar
author_sort Rethinagiri, Santhosh Kumar
title Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC
title_short Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC
title_full Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC
title_fullStr Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC
title_full_unstemmed Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC
title_sort une approche système pour l'estimation de la consommation de puissance des plateformes mpsoc
publisher Université de Valenciennes et du Hainaut-Cambresis
publishDate 2013
url http://tel.archives-ouvertes.fr/tel-00943272
http://tel.archives-ouvertes.fr/docs/00/94/32/72/PDF/Rethinagiri_Santosh2.pdf
work_keys_str_mv AT rethinagirisanthoshkumar uneapprochesystemepourlestimationdelaconsommationdepuissancedesplateformesmpsoc
_version_ 1716662332304654336