Optimisation du test de production de circuits analogiques et RF par des techniques de modélisation statistique

La part dû au test dans le coût de conception et de fabrication des circuits intégrés ne cesse de croître, d'où la nécessité d'optimiser cette étape devenue incontournable. Dans cette thèse, de nouvelles méthodes d'ordonnancement et de réduction du nombre de tests à effectuer sont pro...

Full description

Bibliographic Details
Main Author: Akkouche, N.
Language:FRE
Published: Université de Grenoble 2011
Subjects:
Online Access:http://tel.archives-ouvertes.fr/tel-00669605
http://tel.archives-ouvertes.fr/docs/00/66/96/05/PDF/otp_0352.pdf
id ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-00669605
record_format oai_dc
spelling ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-006696052013-01-07T17:14:19Z http://tel.archives-ouvertes.fr/tel-00669605 http://tel.archives-ouvertes.fr/docs/00/66/96/05/PDF/otp_0352.pdf Optimisation du test de production de circuits analogiques et RF par des techniques de modélisation statistique Akkouche, N. [SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics circuit analogique et RF test fonctionnel fautes paramétriques modélisation statistique métriques de test algorithme de recherche La part dû au test dans le coût de conception et de fabrication des circuits intégrés ne cesse de croître, d'où la nécessité d'optimiser cette étape devenue incontournable. Dans cette thèse, de nouvelles méthodes d'ordonnancement et de réduction du nombre de tests à effectuer sont proposées. La solution est un ordre des tests permettant de détecter au plus tôt les circuits défectueux, qui pourra aussi être utilisé pour éliminer les tests redondants. Ces méthodes de test sont basées sur la modélisation statistique du circuit sous test. Cette modélisation inclus plusieurs modèles paramétriques et non paramétrique permettant de s'adapté à tous les types de circuit. Une fois le modèle validé, les méthodes de test proposées génèrent un grand échantillon contenant des circuits défectueux. Ces derniers permettent une meilleure estimation des métriques de test, en particulier le taux de défauts. Sur la base de cette erreur, un ordonnancement des tests est construit en maximisant la détection des circuits défectueux au plus tôt. Avec peu de tests, la méthode de sélection et d'évaluation est utilisée pour obtenir l'ordre optimal des tests. Toutefois, avec des circuits contenant un grand nombre de tests, des heuristiques comme la méthode de décomposition, les algorithmes génétiques ou les méthodes de la recherche flottante sont utilisées pour approcher la solution optimale. 2011-09-09 FRE PhD thesis Université de Grenoble
collection NDLTD
language FRE
sources NDLTD
topic [SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics
circuit analogique et RF
test fonctionnel
fautes paramétriques
modélisation statistique
métriques de test
algorithme de recherche
spellingShingle [SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics
circuit analogique et RF
test fonctionnel
fautes paramétriques
modélisation statistique
métriques de test
algorithme de recherche
Akkouche, N.
Optimisation du test de production de circuits analogiques et RF par des techniques de modélisation statistique
description La part dû au test dans le coût de conception et de fabrication des circuits intégrés ne cesse de croître, d'où la nécessité d'optimiser cette étape devenue incontournable. Dans cette thèse, de nouvelles méthodes d'ordonnancement et de réduction du nombre de tests à effectuer sont proposées. La solution est un ordre des tests permettant de détecter au plus tôt les circuits défectueux, qui pourra aussi être utilisé pour éliminer les tests redondants. Ces méthodes de test sont basées sur la modélisation statistique du circuit sous test. Cette modélisation inclus plusieurs modèles paramétriques et non paramétrique permettant de s'adapté à tous les types de circuit. Une fois le modèle validé, les méthodes de test proposées génèrent un grand échantillon contenant des circuits défectueux. Ces derniers permettent une meilleure estimation des métriques de test, en particulier le taux de défauts. Sur la base de cette erreur, un ordonnancement des tests est construit en maximisant la détection des circuits défectueux au plus tôt. Avec peu de tests, la méthode de sélection et d'évaluation est utilisée pour obtenir l'ordre optimal des tests. Toutefois, avec des circuits contenant un grand nombre de tests, des heuristiques comme la méthode de décomposition, les algorithmes génétiques ou les méthodes de la recherche flottante sont utilisées pour approcher la solution optimale.
author Akkouche, N.
author_facet Akkouche, N.
author_sort Akkouche, N.
title Optimisation du test de production de circuits analogiques et RF par des techniques de modélisation statistique
title_short Optimisation du test de production de circuits analogiques et RF par des techniques de modélisation statistique
title_full Optimisation du test de production de circuits analogiques et RF par des techniques de modélisation statistique
title_fullStr Optimisation du test de production de circuits analogiques et RF par des techniques de modélisation statistique
title_full_unstemmed Optimisation du test de production de circuits analogiques et RF par des techniques de modélisation statistique
title_sort optimisation du test de production de circuits analogiques et rf par des techniques de modélisation statistique
publisher Université de Grenoble
publishDate 2011
url http://tel.archives-ouvertes.fr/tel-00669605
http://tel.archives-ouvertes.fr/docs/00/66/96/05/PDF/otp_0352.pdf
work_keys_str_mv AT akkouchen optimisationdutestdeproductiondecircuitsanalogiquesetrfpardestechniquesdemodelisationstatistique
_version_ 1716395391071551488