Évaluation des bornes des performances temporelles des Architectures d'Automatisation en Réseau par preuves itératives de propriétés logiques

Ce mémoire de thèse propose une approche pour l'obtention des bornes des performances temporelles d'une Architecture d'Automatisation en Réseau par preuves itératives de propriétés d'atteignabilité sur un modèle formel de l'architecture. Ces propriétés d'atteignabilité...

Full description

Bibliographic Details
Main Author: Ruel, Silvain
Language:FRE
Published: École normale supérieure de Cachan - ENS Cachan 2009
Subjects:
Online Access:http://tel.archives-ouvertes.fr/tel-00405783
http://tel.archives-ouvertes.fr/docs/00/40/57/83/PDF/memoire.pdf
id ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-00405783
record_format oai_dc
spelling ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-004057832013-01-07T18:18:48Z http://tel.archives-ouvertes.fr/tel-00405783 http://tel.archives-ouvertes.fr/docs/00/40/57/83/PDF/memoire.pdf Évaluation des bornes des performances temporelles des Architectures d'Automatisation en Réseau par preuves itératives de propriétés logiques Ruel, Silvain [SPI:AUTO] Engineering Sciences/Automatic Architectures d'automatisation en réseau évaluation des performances temporelles model-checking temporisé abstraction Modbus TCP/IP Ce mémoire de thèse propose une approche pour l'obtention des bornes des performances temporelles d'une Architecture d'Automatisation en Réseau par preuves itératives de propriétés d'atteignabilité sur un modèle formel de l'architecture. Ces propriétés d'atteignabilité sont définies grâce à un automate observateur temporisé et paramétré, dont les gardes de certaines transitions sont fonction d'un paramètre temporel. A chaque itération, les résultats de preuves permettent de déterminer la valeur de ce paramètre pour la prochaine itération ; un algorithme de recherche par dichotomie assure la convergence des itérations. La mise en œuvre de cette approche sur des architectures de taille non triviale a nécessité le développement d'une méthode d'abstraction qui comporte deux étapes : simplification de la structure et modification des modèles formels des composants figurant dans la structure simplifiée, ceci afin de prendre en compte les phénomènes de concurrence entre requêtes émises par différents composants. Ces contributions formelles et méthodologiques ont été validées expérimentalement par le traitement de plusieurs cas de taille et complexité croissantes, basés sur le protocole Modbus TCP/IP. 2009-07-09 FRE PhD thesis École normale supérieure de Cachan - ENS Cachan
collection NDLTD
language FRE
sources NDLTD
topic [SPI:AUTO] Engineering Sciences/Automatic
Architectures d'automatisation en réseau
évaluation des performances temporelles
model-checking temporisé
abstraction
Modbus TCP/IP
spellingShingle [SPI:AUTO] Engineering Sciences/Automatic
Architectures d'automatisation en réseau
évaluation des performances temporelles
model-checking temporisé
abstraction
Modbus TCP/IP
Ruel, Silvain
Évaluation des bornes des performances temporelles des Architectures d'Automatisation en Réseau par preuves itératives de propriétés logiques
description Ce mémoire de thèse propose une approche pour l'obtention des bornes des performances temporelles d'une Architecture d'Automatisation en Réseau par preuves itératives de propriétés d'atteignabilité sur un modèle formel de l'architecture. Ces propriétés d'atteignabilité sont définies grâce à un automate observateur temporisé et paramétré, dont les gardes de certaines transitions sont fonction d'un paramètre temporel. A chaque itération, les résultats de preuves permettent de déterminer la valeur de ce paramètre pour la prochaine itération ; un algorithme de recherche par dichotomie assure la convergence des itérations. La mise en œuvre de cette approche sur des architectures de taille non triviale a nécessité le développement d'une méthode d'abstraction qui comporte deux étapes : simplification de la structure et modification des modèles formels des composants figurant dans la structure simplifiée, ceci afin de prendre en compte les phénomènes de concurrence entre requêtes émises par différents composants. Ces contributions formelles et méthodologiques ont été validées expérimentalement par le traitement de plusieurs cas de taille et complexité croissantes, basés sur le protocole Modbus TCP/IP.
author Ruel, Silvain
author_facet Ruel, Silvain
author_sort Ruel, Silvain
title Évaluation des bornes des performances temporelles des Architectures d'Automatisation en Réseau par preuves itératives de propriétés logiques
title_short Évaluation des bornes des performances temporelles des Architectures d'Automatisation en Réseau par preuves itératives de propriétés logiques
title_full Évaluation des bornes des performances temporelles des Architectures d'Automatisation en Réseau par preuves itératives de propriétés logiques
title_fullStr Évaluation des bornes des performances temporelles des Architectures d'Automatisation en Réseau par preuves itératives de propriétés logiques
title_full_unstemmed Évaluation des bornes des performances temporelles des Architectures d'Automatisation en Réseau par preuves itératives de propriétés logiques
title_sort évaluation des bornes des performances temporelles des architectures d'automatisation en réseau par preuves itératives de propriétés logiques
publisher École normale supérieure de Cachan - ENS Cachan
publishDate 2009
url http://tel.archives-ouvertes.fr/tel-00405783
http://tel.archives-ouvertes.fr/docs/00/40/57/83/PDF/memoire.pdf
work_keys_str_mv AT ruelsilvain evaluationdesbornesdesperformancestemporellesdesarchitecturesdautomatisationenreseauparpreuvesiterativesdeproprieteslogiques
_version_ 1716452062638637056