Développement de circuits logiques programmables résistants aux aléas logiques en technologie CMOS submicrométrique

L'électronique associée aux détecteurs de particules du grand collisionneur d'hadrons (LHC), en construction au CERN, fonctionnera dans un environnement très radioactif. La plupart des composants microélectroniques développés pour la première génération des expériences du LHC ont été conçu...

Full description

Bibliographic Details
Main Author: Bonacini, S.
Language:FRE
Published: 2007
Subjects:
Online Access:http://tel.archives-ouvertes.fr/tel-00192815
http://tel.archives-ouvertes.fr/docs/00/19/28/15/PDF/dcl_0271.pdf
id ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-00192815
record_format oai_dc
spelling ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-001928152013-01-07T18:41:45Z http://tel.archives-ouvertes.fr/tel-00192815 http://tel.archives-ouvertes.fr/docs/00/19/28/15/PDF/dcl_0271.pdf Développement de circuits logiques programmables résistants aux aléas logiques en technologie CMOS submicrométrique Bonacini, S. [SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics Circuits intégrés effets des radiations alea logique circuits programmables grand collisionneur d'hadrons L'électronique associée aux détecteurs de particules du grand collisionneur d'hadrons (LHC), en construction au CERN, fonctionnera dans un environnement très radioactif. La plupart des composants microélectroniques développés pour la première génération des expériences du LHC ont été conçues avec des buts spécifiques et très précis, non adaptables pour d'autres applications. Les composants commerciaux ne peuvent pas être employés en proximité du point de collision des particules, car ils ne sont pas tolérants aux radiations. Cette thèse contribue à couvrir le besoin en composants programmables résistants aux rayonnements et aux alea logiques pour les expériences de physique des hautes énergies. Dans ce sens, deux composants sont en cours de développement : un dispositif logique programmable (PLD) et un réseau de portes programmables in-situ (FPGA). Ce travail s'est concentré également sur la recherche d'un registre résistant aux alea logiques dans les deux technologies mentionnées. Le registre est utilisé comme bascule pour les données d'utilisateur dans le FPGA et le PLD, mais aussi comme cellule de configuration dans le FPGA. 2007-11-16 FRE PhD thesis
collection NDLTD
language FRE
sources NDLTD
topic [SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics
Circuits intégrés
effets des radiations
alea logique
circuits programmables
grand collisionneur d'hadrons
spellingShingle [SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics
Circuits intégrés
effets des radiations
alea logique
circuits programmables
grand collisionneur d'hadrons
Bonacini, S.
Développement de circuits logiques programmables résistants aux aléas logiques en technologie CMOS submicrométrique
description L'électronique associée aux détecteurs de particules du grand collisionneur d'hadrons (LHC), en construction au CERN, fonctionnera dans un environnement très radioactif. La plupart des composants microélectroniques développés pour la première génération des expériences du LHC ont été conçues avec des buts spécifiques et très précis, non adaptables pour d'autres applications. Les composants commerciaux ne peuvent pas être employés en proximité du point de collision des particules, car ils ne sont pas tolérants aux radiations. Cette thèse contribue à couvrir le besoin en composants programmables résistants aux rayonnements et aux alea logiques pour les expériences de physique des hautes énergies. Dans ce sens, deux composants sont en cours de développement : un dispositif logique programmable (PLD) et un réseau de portes programmables in-situ (FPGA). Ce travail s'est concentré également sur la recherche d'un registre résistant aux alea logiques dans les deux technologies mentionnées. Le registre est utilisé comme bascule pour les données d'utilisateur dans le FPGA et le PLD, mais aussi comme cellule de configuration dans le FPGA.
author Bonacini, S.
author_facet Bonacini, S.
author_sort Bonacini, S.
title Développement de circuits logiques programmables résistants aux aléas logiques en technologie CMOS submicrométrique
title_short Développement de circuits logiques programmables résistants aux aléas logiques en technologie CMOS submicrométrique
title_full Développement de circuits logiques programmables résistants aux aléas logiques en technologie CMOS submicrométrique
title_fullStr Développement de circuits logiques programmables résistants aux aléas logiques en technologie CMOS submicrométrique
title_full_unstemmed Développement de circuits logiques programmables résistants aux aléas logiques en technologie CMOS submicrométrique
title_sort développement de circuits logiques programmables résistants aux aléas logiques en technologie cmos submicrométrique
publishDate 2007
url http://tel.archives-ouvertes.fr/tel-00192815
http://tel.archives-ouvertes.fr/docs/00/19/28/15/PDF/dcl_0271.pdf
work_keys_str_mv AT bonacinis developpementdecircuitslogiquesprogrammablesresistantsauxaleaslogiquesentechnologiecmossubmicrometrique
_version_ 1716453976780570624