Conception Robuste dans les Technologies CMOS et post-CMOS
Les technologies de silicium s'approchent de leurs limites physiques en termes de réduction des tailles des transistors, et de la tension d'alimentation, d'augmentation de la vitesse de fonctionnement et du nombre de dispositifs intégrés dans une puce. En s'approchant de ces limi...
Main Author: | |
---|---|
Language: | FRE |
Published: |
2007
|
Subjects: | |
Online Access: | http://tel.archives-ouvertes.fr/tel-00185993 http://tel.archives-ouvertes.fr/docs/00/18/59/93/PDF/crt_0265.pdf |
id |
ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-00185993 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-CCSD-oai-tel.archives-ouvertes.fr-tel-001859932013-01-07T18:42:17Z http://tel.archives-ouvertes.fr/tel-00185993 http://tel.archives-ouvertes.fr/docs/00/18/59/93/PDF/crt_0265.pdf Conception Robuste dans les Technologies CMOS et post-CMOS Anghel, L. [SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics nanotubes de carbone robustesse tolérance aux fautes fiabilité nanotechnologies SEE Les technologies de silicium s'approchent de leurs limites physiques en termes de réduction des tailles des transistors, et de la tension d'alimentation, d'augmentation de la vitesse de fonctionnement et du nombre de dispositifs intégrés dans une puce. En s'approchant de ces limites, les circuits deviennent de plus en plus sensibles aux phénomènes parasites diverses, d'origine interne ou externe au circuit, provoquant une augmentation très importante du taux d'erreurs du fonctionnement. Le manuscrit présente un résumé de mes travaux de recherche, menés en collaboration avec les doctorants que jái co-encadrés ou que j'encadre en ce moment et avec les nombreux stagiaires qui se sont succédés au laboratoire TIMA, et dans un premier temps concerne les techniques de tolérance aux fautes permanentes et transitoires destinées aux nouvelles technologies de silicium (ciblant les technologies en dessous des 32nm) ainsi qu'aux futures technologies de remplacement du silicium, les nanotechnologies. Une partie de travaux de recherche s'articule autour de la prédiction des taux de défaillances des systèmes intégrés complexes. Des méthodologies de simulation de fautes concernant tous les niveaux d'abstraction sont présentées, tant pour les circuits numériques que pour les circuits analogiques, ainsi que la mise en place d'outils de simulation automatique. In fine, une dernière partie du manuscrit présente des activités de recherche beaucoup plus récentes, articulées autour de la modélisation et de la simulation des structures simples et complexes à base de nanotubes de carbone en vue d'une analyse prédictive de fonctionnement sans défaillances. Au passage des systèmes complexes et les outils de CAO pour les nanotechnologies sont aussi présentés. 2007-09-24 FRE habilitation ࠤiriger des recherches |
collection |
NDLTD |
language |
FRE |
sources |
NDLTD |
topic |
[SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics nanotubes de carbone robustesse tolérance aux fautes fiabilité nanotechnologies SEE |
spellingShingle |
[SPI:NANO] Engineering Sciences/Micro and nanotechnologies/Microelectronics nanotubes de carbone robustesse tolérance aux fautes fiabilité nanotechnologies SEE Anghel, L. Conception Robuste dans les Technologies CMOS et post-CMOS |
description |
Les technologies de silicium s'approchent de leurs limites physiques en termes de réduction des tailles des transistors, et de la tension d'alimentation, d'augmentation de la vitesse de fonctionnement et du nombre de dispositifs intégrés dans une puce. En s'approchant de ces limites, les circuits deviennent de plus en plus sensibles aux phénomènes parasites diverses, d'origine interne ou externe au circuit, provoquant une augmentation très importante du taux d'erreurs du fonctionnement. Le manuscrit présente un résumé de mes travaux de recherche, menés en collaboration avec les doctorants que jái co-encadrés ou que j'encadre en ce moment et avec les nombreux stagiaires qui se sont succédés au laboratoire TIMA, et dans un premier temps concerne les techniques de tolérance aux fautes permanentes et transitoires destinées aux nouvelles technologies de silicium (ciblant les technologies en dessous des 32nm) ainsi qu'aux futures technologies de remplacement du silicium, les nanotechnologies. Une partie de travaux de recherche s'articule autour de la prédiction des taux de défaillances des systèmes intégrés complexes. Des méthodologies de simulation de fautes concernant tous les niveaux d'abstraction sont présentées, tant pour les circuits numériques que pour les circuits analogiques, ainsi que la mise en place d'outils de simulation automatique. In fine, une dernière partie du manuscrit présente des activités de recherche beaucoup plus récentes, articulées autour de la modélisation et de la simulation des structures simples et complexes à base de nanotubes de carbone en vue d'une analyse prédictive de fonctionnement sans défaillances. Au passage des systèmes complexes et les outils de CAO pour les nanotechnologies sont aussi présentés. |
author |
Anghel, L. |
author_facet |
Anghel, L. |
author_sort |
Anghel, L. |
title |
Conception Robuste dans les Technologies CMOS et post-CMOS |
title_short |
Conception Robuste dans les Technologies CMOS et post-CMOS |
title_full |
Conception Robuste dans les Technologies CMOS et post-CMOS |
title_fullStr |
Conception Robuste dans les Technologies CMOS et post-CMOS |
title_full_unstemmed |
Conception Robuste dans les Technologies CMOS et post-CMOS |
title_sort |
conception robuste dans les technologies cmos et post-cmos |
publishDate |
2007 |
url |
http://tel.archives-ouvertes.fr/tel-00185993 http://tel.archives-ouvertes.fr/docs/00/18/59/93/PDF/crt_0265.pdf |
work_keys_str_mv |
AT anghell conceptionrobustedanslestechnologiescmosetpostcmos |
_version_ |
1716453938146836480 |