Implementación de entrelazador en el dominio del tiempo para modulador DTMB.
En LACETEL, Instituto de Investigación y Desarrollo de Telecomunicaciones, se han diseñado diferentes bloques de la cadena de transmisión-recepción de televisión digital terrestre del estándar DTMB. En este trabajo se describe el diseño y la implementación del entrelazador en el dominio del tiempo p...
Main Authors: | , , |
---|---|
Format: | Article |
Language: | Spanish |
Published: |
Departamento de Telecomunicaciones y Telemática
2015-11-01
|
Series: | Telemática |
Online Access: | http://revistatelematica.cujae.edu.cu/index.php/tele/article/view/198 |
id |
doaj-8e841a83377645f89c3a0c48a9604b2b |
---|---|
record_format |
Article |
spelling |
doaj-8e841a83377645f89c3a0c48a9604b2b2020-11-25T03:29:24ZspaDepartamento de Telecomunicaciones y TelemáticaTelemática1729-38042015-11-011431020173Implementación de entrelazador en el dominio del tiempo para modulador DTMB.Alejandro César Gonzalez Urquiza0Manuel Navarrete Hernández1Reinier Díaz Hernández2Instituto de Investigación y Desarrollo de Telecomunicaciones (LACETEL).Instituto de Investigación y Desarrollo de Telecomunicaciones (LACETEL).Instituto de Investigación y Desarrollo de Telecomunicaciones (LACETEL).En LACETEL, Instituto de Investigación y Desarrollo de Telecomunicaciones, se han diseñado diferentes bloques de la cadena de transmisión-recepción de televisión digital terrestre del estándar DTMB. En este trabajo se describe el diseño y la implementación del entrelazador en el dominio del tiempo para un modulador del estándar DTMB. Este bloque mejora el rendimiento del sistema de televisión digital, ya que contribuye a evitar el efecto desfavorable de las ráfagas de errores a la entrada del decodificador de canal. El diseño se describió en lenguaje de descripción de hardware VHDL, utilizando el entorno de desarrollo ISE WebPACK Design y se implementó en el FPGA Spartan-6 LX9 de Xilinx, empleando memoria externa. El entrelazador se estructuró de forma modular, dividido en bloques funcionales. Estos bloques se validaron de forma independiente mediante simulaciones en ISim y verificaciones en hardware con ChipScope. Se utilizó como modelo de referencia el bloque de entrelazador en el dominio del tiempo de Simulink. Este modelo fue utilizado en conjunto con ChipScope para depurar y validar el entrelazador implementado.http://revistatelematica.cujae.edu.cu/index.php/tele/article/view/198 |
collection |
DOAJ |
language |
Spanish |
format |
Article |
sources |
DOAJ |
author |
Alejandro César Gonzalez Urquiza Manuel Navarrete Hernández Reinier Díaz Hernández |
spellingShingle |
Alejandro César Gonzalez Urquiza Manuel Navarrete Hernández Reinier Díaz Hernández Implementación de entrelazador en el dominio del tiempo para modulador DTMB. Telemática |
author_facet |
Alejandro César Gonzalez Urquiza Manuel Navarrete Hernández Reinier Díaz Hernández |
author_sort |
Alejandro César Gonzalez Urquiza |
title |
Implementación de entrelazador en el dominio del tiempo para modulador DTMB. |
title_short |
Implementación de entrelazador en el dominio del tiempo para modulador DTMB. |
title_full |
Implementación de entrelazador en el dominio del tiempo para modulador DTMB. |
title_fullStr |
Implementación de entrelazador en el dominio del tiempo para modulador DTMB. |
title_full_unstemmed |
Implementación de entrelazador en el dominio del tiempo para modulador DTMB. |
title_sort |
implementación de entrelazador en el dominio del tiempo para modulador dtmb. |
publisher |
Departamento de Telecomunicaciones y Telemática |
series |
Telemática |
issn |
1729-3804 |
publishDate |
2015-11-01 |
description |
En LACETEL, Instituto de Investigación y Desarrollo de Telecomunicaciones, se han diseñado diferentes bloques de la cadena de transmisión-recepción de televisión digital terrestre del estándar DTMB. En este trabajo se describe el diseño y la implementación del entrelazador en el dominio del tiempo para un modulador del estándar DTMB. Este bloque mejora el rendimiento del sistema de televisión digital, ya que contribuye a evitar el efecto desfavorable de las ráfagas de errores a la entrada del decodificador de canal. El diseño se describió en lenguaje de descripción de hardware VHDL, utilizando el entorno de desarrollo ISE WebPACK Design y se implementó en el FPGA Spartan-6 LX9 de Xilinx, empleando memoria externa. El entrelazador se estructuró de forma modular, dividido en bloques funcionales. Estos bloques se validaron de forma independiente mediante simulaciones en ISim y verificaciones en hardware con ChipScope. Se utilizó como modelo de referencia el bloque de entrelazador en el dominio del tiempo de Simulink. Este modelo fue utilizado en conjunto con ChipScope para depurar y validar el entrelazador implementado. |
url |
http://revistatelematica.cujae.edu.cu/index.php/tele/article/view/198 |
work_keys_str_mv |
AT alejandrocesargonzalezurquiza implementaciondeentrelazadoreneldominiodeltiempoparamoduladordtmb AT manuelnavarretehernandez implementaciondeentrelazadoreneldominiodeltiempoparamoduladordtmb AT reinierdiazhernandez implementaciondeentrelazadoreneldominiodeltiempoparamoduladordtmb |
_version_ |
1724579461621350400 |