Hardwarearchitektur für einen universellen LDPC Decoder
Im vorliegenden Beitrag wird eine universelle Decoderarchitektur für einen Low-Density Parity-Check (LDPC) Code Decoder vorgestellt. Anders als bei den in der Literatur häufig beschriebenen Architekturen für strukturierte Codes ist die hier vorgestellte Architektur frei programmierbar, so dass jeder...
Main Authors: | , |
---|---|
Format: | Article |
Language: | deu |
Published: |
Copernicus Publications
2009-05-01
|
Series: | Advances in Radio Science |
Online Access: | http://www.adv-radio-sci.net/7/213/2009/ars-7-213-2009.pdf |
id |
doaj-566636a3bd1e4d108dfaf50578559781 |
---|---|
record_format |
Article |
spelling |
doaj-566636a3bd1e4d108dfaf505785597812020-11-24T23:39:02ZdeuCopernicus PublicationsAdvances in Radio Science 1684-99651684-99732009-05-017213218Hardwarearchitektur für einen universellen LDPC DecoderC. BeuschelH.-J. PfleidererIm vorliegenden Beitrag wird eine universelle Decoderarchitektur für einen Low-Density Parity-Check (LDPC) Code Decoder vorgestellt. Anders als bei den in der Literatur häufig beschriebenen Architekturen für strukturierte Codes ist die hier vorgestellte Architektur frei programmierbar, so dass jeder beliebige LDPC Code durch eine Änderung der Initialisierung des Speichers für die Prüfmatrix mit derselben Hardware decodiert werden kann. Die größte Herausforderung beim Entwurf von teilparallelen LDPC Decoder Architekturen liegt im konfliktfreien Datenaustausch zwischen mehreren parallelen Speichern und Berechnungseinheiten, wozu ein Mapping und Scheduling Algorithmus benötigt wird. Der hier vorgestellte Algorithmus stützt sich auf Graphentheorie und findet für jeden beliebigen LDPC Code eine für die Architektur optimale Lösung. Damit sind keine Wartezyklen notwendig und die Parallelität der Architektur wird zu jedem Zeitpunkt voll ausgenutzt. http://www.adv-radio-sci.net/7/213/2009/ars-7-213-2009.pdf |
collection |
DOAJ |
language |
deu |
format |
Article |
sources |
DOAJ |
author |
C. Beuschel H.-J. Pfleiderer |
spellingShingle |
C. Beuschel H.-J. Pfleiderer Hardwarearchitektur für einen universellen LDPC Decoder Advances in Radio Science |
author_facet |
C. Beuschel H.-J. Pfleiderer |
author_sort |
C. Beuschel |
title |
Hardwarearchitektur für einen universellen LDPC Decoder |
title_short |
Hardwarearchitektur für einen universellen LDPC Decoder |
title_full |
Hardwarearchitektur für einen universellen LDPC Decoder |
title_fullStr |
Hardwarearchitektur für einen universellen LDPC Decoder |
title_full_unstemmed |
Hardwarearchitektur für einen universellen LDPC Decoder |
title_sort |
hardwarearchitektur für einen universellen ldpc decoder |
publisher |
Copernicus Publications |
series |
Advances in Radio Science |
issn |
1684-9965 1684-9973 |
publishDate |
2009-05-01 |
description |
Im vorliegenden Beitrag wird eine universelle Decoderarchitektur für einen Low-Density Parity-Check (LDPC) Code Decoder vorgestellt. Anders als bei den in der Literatur häufig beschriebenen Architekturen für strukturierte Codes ist die hier vorgestellte Architektur frei programmierbar, so dass jeder beliebige LDPC Code durch eine Änderung der Initialisierung des Speichers für die Prüfmatrix mit derselben Hardware decodiert werden kann. Die größte Herausforderung beim Entwurf von teilparallelen LDPC Decoder Architekturen liegt im konfliktfreien Datenaustausch zwischen mehreren parallelen Speichern und Berechnungseinheiten, wozu ein Mapping und Scheduling Algorithmus benötigt wird. Der hier vorgestellte Algorithmus stützt sich auf Graphentheorie und findet für jeden beliebigen LDPC Code eine für die Architektur optimale Lösung. Damit sind keine Wartezyklen notwendig und die Parallelität der Architektur wird zu jedem Zeitpunkt voll ausgenutzt. |
url |
http://www.adv-radio-sci.net/7/213/2009/ars-7-213-2009.pdf |
work_keys_str_mv |
AT cbeuschel hardwarearchitekturfureinenuniversellenldpcdecoder AT hjpfleiderer hardwarearchitekturfureinenuniversellenldpcdecoder |
_version_ |
1725514996501184512 |