Eine präzise Multilevel-Testbench zur Systemsimulation und Charakterisierung einer 2,5 GHz PLL

In diesem Aufsatz wird eine präzise Multilevel-Testbench zur PLL-Charakterisierung vorgestellt. Die Schwerpunkte dieses Beitrags sind einerseits das 10 GHz VCO-Design und andererseits die vorhersagefähigen Ergebnisse der mit Hilfe dieses Multilevelansatzes durchgeführten PLL-Systemsimulationen. &...

Full description

Bibliographic Details
Main Authors: I. Kebaisy, F. Maibaum, M. Hinz, B. Meinerzhagen
Format: Article
Language:deu
Published: Copernicus Publications 2007-06-01
Series:Advances in Radio Science
Online Access:http://www.adv-radio-sci.net/5/327/2007/ars-5-327-2007.pdf
id doaj-5189ee25359b44b2bba8b8193b3a84ba
record_format Article
spelling doaj-5189ee25359b44b2bba8b8193b3a84ba2020-11-24T23:24:43ZdeuCopernicus PublicationsAdvances in Radio Science 1684-99651684-99732007-06-015327333Eine präzise Multilevel-Testbench zur Systemsimulation und Charakterisierung einer 2,5 GHz PLLI. KebaisyF. MaibaumM. HinzB. MeinerzhagenIn diesem Aufsatz wird eine präzise Multilevel-Testbench zur PLL-Charakterisierung vorgestellt. Die Schwerpunkte dieses Beitrags sind einerseits das 10 GHz VCO-Design und andererseits die vorhersagefähigen Ergebnisse der mit Hilfe dieses Multilevelansatzes durchgeführten PLL-Systemsimulationen. <br><br> Bei dem VCO-Design wurden folgende Ergebnisse erreicht: Abstimmbereich ≈26% bzw. kvco≈1300 MHz/V, Phasenrauschen PN=–101,4 dBc/Hz @1 MHz Offset vom 10 GHz Träger, Leistungsverbrauch = 5,5 mW. Als realistisches Demonstrationsbeispiel ist das „analog mixed signal“-Verhalten eines 2,5 GHz PLL-Systems für „dual-conversion“-Strukturen bei IEEE 802.11a WLAN-Anwendungen gewählt worden. Für dieses Beispiel wird eine effiziente PLL-Modellierung kritischer PLL-Blöcke (Frequenzteiler und Phasenfrequenzdetektor) auf der Basis der PSS-Analyse und neuer Verilog-A/MS Befehle demonstriert. Die dabei verwendete Testbench kann im Prinzip in verschiedenen aktuellen Wireless Kommunikationssystemen bis 10 GHz wieder verwendet werden (Reuse-IP). Dieser Ansatz führt einerseits zur Verbesserung der Simulationszeiten (verglichen mit dem Transistorlevel) und andererseits zu genaueren und realistischeren Ergebnissen, vor allem am VCO-Ausgang (verglichen mit dem HDL-Level). http://www.adv-radio-sci.net/5/327/2007/ars-5-327-2007.pdf
collection DOAJ
language deu
format Article
sources DOAJ
author I. Kebaisy
F. Maibaum
M. Hinz
B. Meinerzhagen
spellingShingle I. Kebaisy
F. Maibaum
M. Hinz
B. Meinerzhagen
Eine präzise Multilevel-Testbench zur Systemsimulation und Charakterisierung einer 2,5 GHz PLL
Advances in Radio Science
author_facet I. Kebaisy
F. Maibaum
M. Hinz
B. Meinerzhagen
author_sort I. Kebaisy
title Eine präzise Multilevel-Testbench zur Systemsimulation und Charakterisierung einer 2,5 GHz PLL
title_short Eine präzise Multilevel-Testbench zur Systemsimulation und Charakterisierung einer 2,5 GHz PLL
title_full Eine präzise Multilevel-Testbench zur Systemsimulation und Charakterisierung einer 2,5 GHz PLL
title_fullStr Eine präzise Multilevel-Testbench zur Systemsimulation und Charakterisierung einer 2,5 GHz PLL
title_full_unstemmed Eine präzise Multilevel-Testbench zur Systemsimulation und Charakterisierung einer 2,5 GHz PLL
title_sort eine präzise multilevel-testbench zur systemsimulation und charakterisierung einer 2,5 ghz pll
publisher Copernicus Publications
series Advances in Radio Science
issn 1684-9965
1684-9973
publishDate 2007-06-01
description In diesem Aufsatz wird eine präzise Multilevel-Testbench zur PLL-Charakterisierung vorgestellt. Die Schwerpunkte dieses Beitrags sind einerseits das 10 GHz VCO-Design und andererseits die vorhersagefähigen Ergebnisse der mit Hilfe dieses Multilevelansatzes durchgeführten PLL-Systemsimulationen. <br><br> Bei dem VCO-Design wurden folgende Ergebnisse erreicht: Abstimmbereich ≈26% bzw. kvco≈1300 MHz/V, Phasenrauschen PN=–101,4 dBc/Hz @1 MHz Offset vom 10 GHz Träger, Leistungsverbrauch = 5,5 mW. Als realistisches Demonstrationsbeispiel ist das „analog mixed signal“-Verhalten eines 2,5 GHz PLL-Systems für „dual-conversion“-Strukturen bei IEEE 802.11a WLAN-Anwendungen gewählt worden. Für dieses Beispiel wird eine effiziente PLL-Modellierung kritischer PLL-Blöcke (Frequenzteiler und Phasenfrequenzdetektor) auf der Basis der PSS-Analyse und neuer Verilog-A/MS Befehle demonstriert. Die dabei verwendete Testbench kann im Prinzip in verschiedenen aktuellen Wireless Kommunikationssystemen bis 10 GHz wieder verwendet werden (Reuse-IP). Dieser Ansatz führt einerseits zur Verbesserung der Simulationszeiten (verglichen mit dem Transistorlevel) und andererseits zu genaueren und realistischeren Ergebnissen, vor allem am VCO-Ausgang (verglichen mit dem HDL-Level).
url http://www.adv-radio-sci.net/5/327/2007/ars-5-327-2007.pdf
work_keys_str_mv AT ikebaisy eineprazisemultileveltestbenchzursystemsimulationundcharakterisierungeiner25ghzpll
AT fmaibaum eineprazisemultileveltestbenchzursystemsimulationundcharakterisierungeiner25ghzpll
AT mhinz eineprazisemultileveltestbenchzursystemsimulationundcharakterisierungeiner25ghzpll
AT bmeinerzhagen eineprazisemultileveltestbenchzursystemsimulationundcharakterisierungeiner25ghzpll
_version_ 1725559212030820352