Implementierung eines verlustleistungsoptimierten Dezimators für kaskadierte Sigma-Delta Analog-Digital Umsetzer
Dieser Beitrag stellt die Implementierung eines neuartigen Ansatzes einer effizienten Dezimator-Architektur für kaskadierte Sigma-Delta Modulatoren vor. Die Rekombinationslogik kaskadierter Modulatoren und die Korrektur des Verstärkungsfehlers zeitkontinuierlicher (CT) Modulatoren werden in die erst...
Main Authors: | M. Becker, N. Lotze, J. Becker, M. Ortmanns, Y. Manoli |
---|---|
Format: | Article |
Language: | deu |
Published: |
Copernicus Publications
2005-01-01
|
Series: | Advances in Radio Science |
Online Access: | http://www.adv-radio-sci.net/3/389/2005/ars-3-389-2005.pdf |
Similar Items
-
Eine verlustleistungsoptimierte Dezimator-Architektur für kaskadierte Sigma-Delta Analog-Digital Umsetzer
by: M. Becker, et al.
Published: (2004-01-01) -
Ein Unscented Kalman Filter zur Schätzung von Schaltungsnichtidealitäten eines zeitkontinuierlichen Sigma-Delta Wandlers mit impliziter Dezimation
by: A. Buhmann, et al.
Published: (2008-05-01) -
Implementierung eines Reichweitenmanagementsystems für Elektrobusse Ein Leitfaden
Published: (2020) -
Rekonfigurationstechniken und Anwendungsgebiete für ein programmierbares G<sub>m</sub>-C Analog-Filter
by: J. Becker, et al.
Published: (2006-01-01) -
Untersuchung von asynchronen Timing-Strategien für digitale Subthreshold-Schaltungen
by: N. Lotze, et al.
Published: (2008-05-01)